|
3-15 회로에 대한 진리표와 카노맵을 완성하고 회로를 설계하라.
그림 3-15의 수식은 이다.
[표 3-9]그림 3-15회로의 진리표
A
B
C
F
이론값
실험값
L
L
L
L
L
L
H
L
L
H
L
L
L
H
H
L
H
L
L
H
H
L
H
H
H
H
L
L
H
H
H
H
2. 검토 및 고찰
일반적으로 논리회로에서 배운 부울
|
- 페이지 5페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
UT SIGNAL circuit block는 고정된 high와 low 신호의 두 출력을 공급한다.
.회로판에서 논리 회로는 DIP와 IC package를 포함한다.
EXERCISE 1-2 Connecting the Digital Logic Circuit
EXERCISE OBJECTIVE
디지털 논리회로를 연결하고 입력과 출력을 관찰하라.
DISCUSSION
.tow-post
|
- 페이지 3페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 준비물
디지털 멀티미터(HP 34401A) 1대, 전원공급기(GW GPC-3020A) 1대, 오실로스코프,
브레드보드(WISH 206) 1대
SN7404(Hex inverter)
SN7408(Quad 2-input AND gate)
SN7432(Quad 2-input OR gate)
SN7400(Quad 2-input NAND gate)
SN7402(Quad 2-input NOR gate)
SN7486(Quad 2-input XOR gate)&nb
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2013.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험8. 부울대수의 정리
(2) 디지털 논리설계 3rd Edition.최종필 외 6명. McGraw-HillKorea.P76~77
(3) 네이버 지식사전, 불대수(Boolean Algebra)
결과 보고서
1. 결과값
(1) AND-OR, OR-AND
1) 진리표
A
B
C
X
Y
0
0
0
155mV
152.3mV
0
0
1
154mV
153.2mV
0
1
0
153.2mV
154mV
0
1
1
152.8mV
155
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험의 목적은 실험적으로 NAND, NOR, 인버터 게이트의 진리표를 작성하고 NAND , NOR 게이트를 이용하여 다른 기본 논리게이트를 구성하는 방법과 ANSI/IEEE 표준 91-1984 논리 기호를 사용하는 방법을 알아보는 실험이다.
2장3장의 실험의 경우에는
|
- 페이지 13페이지
- 가격 1,500원
- 등록일 2015.03.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|