Exclusive OR(결과)
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

[ 실험목적 ]

[ 실험재료 ]

[이론 및 예측]

본문내용

X≠Y가 참이면 X≠Y 값만 1로 출력이 되고 나머지는 0으로 출력이 된다. 이 예 들을 진리표와 논리식으로 표현하면 다음과 같다. 종류는 1비트,2비트,4비트 등이 있다.
<1비트 비교기 진리표>
입 력
출 력
X
Y
X=Y
X≠Y
X>Y
X 0
0
1
0
0
0
0
1
0
1
0
1
1
0
0
1
1
0
1
1
1
0
0
0
<4비트 2진 비교기 진리표>
입 력
출 력
A>B input
A A=B input
A>B output
A A=B output
>
X
X
X
X
X
X
1
0
0
<
X
X
X
X
X
X
0
1
0
=
>
X
X
X
X
X
1
0
0
=
<
X
X
X
X
X
0
1
0
=
=
>
X
X
X
X
1
0
0
=
=
<
X
X
X
X
0
1
0
=
=
=
>
X
X
X
1
0
0
=
=
=
<
X
X
X
0
1
0
=
=
=
=
1
0
0
1
0
0
=
=
=
=
0
1
0
0
1
0
=
=
=
=
0
0
1
0
0
1
=
=
=
=
0
1
1
0
1
1
=
=
=
=
1
0
1
1
0
1
=
=
=
=
1
1
1
1
1
1
=
=
=
=
1
1
0
1
1
0
=
=
=
=
0
0
0
0
0
0
4. 패리티(Parity) 발생기
○ 패리티 체크(parity check)란 전달하는 정보가 바르게 송·수신되고 있는가의 여부를
체크하는 방식의 하나로서 정보 비트에 체크용의 1비트를 부가하여 실행한다. 예를 들
면 7비트의 데이터 정보가 있을 때, 이것을 1비트를 부가하여 8비트로 해서 정보를 전
송한다. 이 1비트를 패리티 비트(parity bit)라 한다.
○ 홀수 패리티(odd parity) & 짝수 패리티(even parity)
7q비트의 정보의 1이 짝수개이면 패리티 비트를 1로 함으로써 정보 전체의 1의 비
트를 홀수 개로 하여 전송하는 방식을 홀수 패리티라 하고, 정보 전체의 비트를 짝수개
로 하여 전송하는 방식을 짝수 패리티라 한다. 수신측에서는 이 비트수를 조사하여 홀
수 패리티 방식일 때에 1이 짝수 개이면 수신된 정보는 오류(error)라는 것을 판정하는
것이다.
○ 패리티 발생기 & 패리티 검사기
디지털 시스템에서 여러 개의 비트로 구성된 2진수의 신호들이 전송되는 과정에서 외부 잡음, 전압의 불안정 등에 의해 신호 내용에 변화가 생겨 0이 1로 또는 1이 0으로 바뀌는 경우가 발생할 수 있다.
전송 도중에 발생할 수 있는 1비트의 오류를 탐지하고 정정하기 위한 방법으로 송신측에서는 자료 비트에 1개의 패리티 비트를 첨가하여 송신한다. 이러한 패리티 비트를 생성해 내는 회로를 패리티 발생기(Parity Generator)라고 하고, 수신측에서 패리티를 검사하는 회로를 패리티 검사기(Parity Checker)라고 한다.
가령 110110101 이라는 DATA가 들어왔을 때 1의 개수가 짝수 개 이므로 패리티 비트는 1로 출력이 된다. 위의 회로도 같은 경우는 4비트 직렬회로에서의 짝수/홀수 패리티 발생기를 나타낸 것이다.
Exclusive OR
(예비)

키워드

  • 가격2,000
  • 페이지수7페이지
  • 등록일2010.03.24
  • 저작시기2008.10
  • 파일형식한글(hwp)
  • 자료번호#593344
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해