|
exclusive-OR gate
74HC00 dual 4-input NAND gate
4. 실험 절차
이번 실험에 사용되는 모든 IC에 대하여 14번 핀에 Vcc = +5V, 7번 핀에 Vcc = 0V를 인가한다.
그리고 각 회로를 구성하고, 그 회로에 표시된 각 점에서의 논리를 측정하여 표에 기입하라.
1. Exclusive-OR
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
B3~B0 결과 진리표에서와 같이 모두 같아야 한다.
패리티 발생기는 , high 값이 홀수인지 짝수인지에 따라 결과값이 달라진다. 홀수 일때는 high 값이 나왔고, 짝수일때는 low 값이 나왔다.
Exclusive OR
(결과) [ 실험결과 ]
[ 결과 및 토의 ]
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2010.03.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
DATA가 들어왔을 때 1의 개수가 짝수 개 이므로 패리티 비트는 1로 출력이 된다. 위의 회로도 같은 경우는 4비트 직렬회로에서의 짝수/홀수 패리티 발생기를 나타낸 것이다.
Exclusive OR
(예비) [ 실험목적 ]
[ 실험재료 ]
[이론 및 예측]
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2010.03.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Exclusive OR 소자가 정말 주어진 식대로 동작하는지 알아보는 것이었다. 앞의 실험들과 마찬가지로 Pspice의 시뮬레이션은 정확했고 쿼터스 또한 나노단위의 딜레이 말고는 정확했다. 작성한 회로와 보드 작동 또한 정확했기에 ‘AB + AB = A B’식
|
- 페이지 22페이지
- 가격 1,200원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
림5-4와 같은 회로를 결선하고 입력 A, B 에 따른 출력 Y를 측정하라.
그림5-4 기본 게이트로 XOR 발생기 구현회로
(3) 그림5-5와 같은 회로를 결선하고 입력 A, B 에 따른 출력 X를 측정하라.
그림5-5 NAND 게이트로 XOR발생기 구현회로
(4) 그림5-6과 같은
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|