|
4HC20 dual 4-input NAND gate
74HC86 quad exclusive-OR gate
74HC00 dual 4-input NAND gate
4. 실험 절차
이번 실험에 사용되는 모든 IC에 대하여 14번 핀에 Vcc = +5V, 7번 핀에 Vcc = 0V를 인가한다.
그리고 각 회로를 구성하고, 그 회로에 표시된 각 점에서의 논리를 측정하
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(2) OR연산
(3) NOT연산
나. 논리 게이트
(1). AND 게이트(논리곱)
(2). OR 게이트(논리합)
(3). NOT 게이트(논리 부정)
(4). NAND 게이트
(6). EXCLUSIVE-OR 게이트
자. 드모르간의 법칙
차. 부울대수
3. 예비 보고서 문제
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4.7v)가 5V로 상승 ( 실험결과 )
2-3 : 시작점 : 22.4V ,, 끝점 : 30V
3-3 : V=9.5.2=4.75V ,, V=19/2=9.5V
4 - 3 : 빛을 받으면 저항이 작아지고, 빛을 가리면 저항이 커진다. 실험 9 Detection/Protection Circuit 실험
◎ 예비 보고서
▶ 실험의 목표
▶ 실험 이
|
- 페이지 7페이지
- 가격 2,400원
- 등록일 2008.12.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 1 레벨)를 인가한 후, 오실로스코프 (또는 멀티메타)를 사용하여 출력단자의 출력신호를 측정하여 표 2-3에 기록한다.
⑤ 표 2-3의 입력에 따른 출력신호의 형태를 그림 2-6의 타이밍도에 나타낸다.
그림 2-9 OR-AND과 AND-OR 게이트 실험회로
4.
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
4LS04 : Inverter 게이트(NOT 게이트)
74LS08 : AND 게이트
74LS32 : OR 게이트
2)3색 단심 리드선
4. 예비보고서 문제
(1)에 대한 진리표를 작성하시오. (실험 1 참조)
부울 대수로 간략화하여 논리적의 논리화 형태의 논리회로를 그리시오.
*진리표
A
B
C
Y
0
0
0
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|