Schematic과 VHDL 두 가지 방법을 이용해서 demultiplexer를 설계
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

Schematic과 VHDL 두 가지 방법을 이용해서 demultiplexer를 설계에 대한 보고서 자료입니다.

목차

·실험주제

·실험소스와 회로도

·실험과정

·실험결과

·실험에 관한 고찰

본문내용

한다).
④ PIN설정
입력 S[0]과 S[1]은 pin_115 pin_114로 한다. 보드에서 버튼 1과 2를 의미한다.
I는 pin_92로 bus1을 의미한다.
출력 D[0], D[1], D[2], D[3]은 pin_191, pin_190, pin_189, pin_187로 설정하고, 보드에서 LED 1, 2, 3, 4를 의미한다.
⑤ END TIME과 GRID TIME을 설정한다.
⑥ 구간 별로 값을 설정한 후 결과 그래프를 관찰한다.
⑦ 컴파일, 타겟보드로 다운로드
⑧ 진리표와 타겟보드의 결과가 같은지 확인한다.
·실험결과

·실험에 관한 고찰
이번시간에는 디멀티플렉스에 대해서 실습을 하였다. 저번 시간에는 멀티플렉스에 대하여 해 보아서 많이 어렵진 않았다. 소스를 짜는 과정에서 CASE문과 IF문 두 가지 종류로 코딩하는 것이 어려운 부분도 있었지만 수업시간에 배운것을 활용하고 기억할 수 있어서 좋았다. 또 회로도를 그리는 것과 VHDL을 이용하는 것이 아직은 익숙하지 않다. 하지만 한 학기 동안 하다보면 많이 도움이 될 것같다.
수업시간에 배우는 이론을 이 시간에 실습하게 되어 좋은 것 같다.

키워드

Schematic,   VHDL,   demultiplexer,   hdl,   quartus
  • 가격1,500
  • 페이지수4페이지
  • 등록일2011.06.18
  • 저작시기2011.4
  • 파일형식한글(hwp)
  • 자료번호#684966
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니