본문내용
er에서 발생된 캐리들(가장 마지막 것은 제외)이 wire를 통해
다음 Full Adder로 넘어가는 것을 출력 값으로 보여주기 위함이다.
line 6 : 다음 페이지의 그림을 살펴보면 adder와 subtractor의 차이점이 무엇인지 쉽게 알 수
있는데, subtractor는 adder와 달리 입력신호가 1과 XOR연산이 되어 들어가게 된다.
(물론 후에 1이 더해짐) 코드를 보면 1bit sel신호를 4개 복제하여 in1과 ^Bit 연산을
해 준 것을 볼 수 있다.
line 8 : 모듈 종료
[덧셈기로 작동]
(11)2+(1)2=(100)2 (101)2+(10)2=(111)2
[뺄셈기로 작동]
(1100)2-(10)2=(1010)2 (1110)2-(1)2=(1101)2
12-2=10 14-1=13
다음 Full Adder로 넘어가는 것을 출력 값으로 보여주기 위함이다.
line 6 : 다음 페이지의 그림을 살펴보면 adder와 subtractor의 차이점이 무엇인지 쉽게 알 수
있는데, subtractor는 adder와 달리 입력신호가 1과 XOR연산이 되어 들어가게 된다.
(물론 후에 1이 더해짐) 코드를 보면 1bit sel신호를 4개 복제하여 in1과 ^Bit 연산을
해 준 것을 볼 수 있다.
line 8 : 모듈 종료
[덧셈기로 작동]
(11)2+(1)2=(100)2 (101)2+(10)2=(111)2
[뺄셈기로 작동]
(1100)2-(10)2=(1010)2 (1110)2-(1)2=(1101)2
12-2=10 14-1=13
추천자료
- 4BIT RIPPLE CARRY ADDER VHDL 설계
- 4Bit Carry Look-Ahead Adder VHDL 설계
- 2개의 4-bit 2의 보수를 입력으로 받는 4bit adder를 설계
- [논리회로] 반가산기(half adder)와 전가산기(full adder) 회로 설계 및 2 Digit Adder-Subtr...
- Digital 회로 Simulation Tool Tutorial - multisim 이용한 4Bit Adder-Subtractor 설계
- 4bit 가산기를 이용한 BCD adder
- 실험 3. 가산기와 감산기(Adder & Subtractor)
- 결과보고서 실험 3. 가산기와 감산기 (Adder & Subtractor)
- 디지털 시스템 설계 및 실험 - 4bit Adder & Subtractor
소개글