|
4Hz, lower일때 12.858MHz로 측정 실험 결과를 통해 알 수 있다.
< 4. 실험 결과에 대한 토의 및 고찰 >
설계2. CMOS OP AMP 설계는 CD4007의 MOSFET소자를 사용하여 회로를 구성하고 two-stage CMOS op amp의 동작특성에 대하여 실험을 통하여 알아보았다.
설
|
- 페이지 14페이지
- 가격 5,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결과 Network Analyzer의 Calibration을 정확하게 하여 측정해야 할 것이다.
Reference
[1] 염경한, “전자회로 및 마이크로파 회로 설계 실습”, 충남대학교 출판부, pp.348~ 356, 2004
[2] 홍성용, “마이크로파 회로 실험”, 충남대학교 전기 정보통신공학부,
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2008.03.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로실험” 태영문화사
[7] 신인철 외, “대학 전자회로 실험”, 청문각
[8] 김현후, “ 전자회로실험”, 내하출판사 실험 1. Pspice 이론 및 실습(1) 1
실험 2. Pspice 이론 및 실습(2) 1
1. 실험 목적 1
2. 기초 이론 1
3. 실험기자재 및 부품 7
4.
|
- 페이지 136페이지
- 가격 12,600원
- 등록일 2013.10.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험방법 및 순서
예비보고서에서 설계한 D/A 변환기를 구현하고, 그 동작을 확인하시오.
예비보고서에서 설계한 S/H 회로를 구현하고, 그 동적을 확인하시오.
예비보고서에서 설계한 A/D 변환기를 구현하고, 그 동작을 확인하시오.
실험 결과
|
- 페이지 136페이지
- 가격 13,860원
- 등록일 2012.09.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 구성(C=0.01μF)
PSpice를 통한 능동 저역 통과 필터회로 시뮬레이션
능동 저역 통과 필터 차단 주파수 :
PSpice를 통한 시뮬레이션 차단 주파수 측정 결과
(x축은 주파수, y축은 이득 V 인 그래프)
→ 시뮬레이션 결과, 전압이득이 0.707의 값을 가
|
- 페이지 10페이지
- 가격 4,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|