|
증가하다가 9.2V에서 1mA가 흐르는 것을 확인할 수 있었다. Ⅰ. 실험목적
Ⅱ. 실험 1
1. PSpice 모의실험
2. 실험 도구 및 장비
3. 실습
4. 분석 및 고찰
Ⅲ. 실험 2
1. PSpice 모의실험
2. 실험 도구 및 장비
3. 실습 및 결과
4. 분석 및 고찰
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2019.01.22
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 2에서는 이 점에 대해서 더욱 면밀하고 단계적으로 그 과정을 살펴볼 수 있었다. Ⅰ. 실험목적
Ⅱ. 실험 1
1. 실험 도구 및 장비
2. PSpice 모의실험
3. 실습 및 결과
Ⅲ. 실험 2
1. 실험 도구 및 장비
2. PSpice 모의실험
3. 실습 및 결
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2019.01.22
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
별 Vo/Vi을 보면 이론적인 값보다 0.02~0.05V정도 작게 측정된 것을 확인할 수 있다. 특히 WL/R=1 일 때 즉 차단 주파수일 때 Vo/Vi가 0.65로 측정되어서 이론적인 값인 0.707과 8.07%만큼의 상대오차가 발생하였다. 1. 실험 측정치
2. 결과
3. 고찰
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2022.06.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
PSpice 모의실험 - Ch.2 반파 및 전파 정류, 클램퍼 회로
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(Vin), 출력전압(VO)의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 - Ch.6 신호분석기 동작 및 공통 이미터 증폭기의 주파수 응답
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 Schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 점검하여, 잘못된 부분을 수정해준다.
고장부위 확산을 막기위함.
Reference
[전자회로실험]
이현규, 김영석 저 | 충북대학교출판부
[FLOYD 기초회로실험 제9판 - 원리와 응용]
David M. Buchla 저 | 도서출판 ITC
[오실로스코프 장비 사진]
(http://w
|
- 페이지 21페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 전압이고는 RTh는 독립 전원은 단락, 독립 전류원은 개방시 단자 ab에서 들여다 본 전체 저항을 말하는 것이다.
Chapter2. 실험 결과 (시뮬레이션)
PSpice 모의실험 - Ch.3 BJT의 고정 및 전압분배 바이어스
PSpice를 통해 주어진 회로를 구성하여
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
of Microelectronics]
B.Razavi 저 | John Wiley 2nd Edition
[전자회로실험]
이현규, 김영석 저 | 충북대학교출판부
[FLOYD 기초회로실험 제9판 - 원리와 응용]
David M. Buchla 저 | 도서출판 ITC
[전기 전자 통신공학도를 위한 기초회로실험]
강경인 저ㅣ문은당
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결과의 적절성을 보여라. 의
|
- 페이지 5페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 쉽게 해석할 수 있었다.
또 실험을 통하여 인덕터와 커패시터를 직렬, 병렬 연결하였을 때의 인덕턴스값과 커패시턴스 값에 대하여도 알아 볼 수 있었다. 결과는 다음과 같았다.
직렬연결
병렬연결
인덕터
LT=L1+L2+...+Ln
1/CT=1/C1+1/C2+...+1/C
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|