|
AND gate는
입력단자의 여러가지 조합에 대하여 논리곱과 동일한 결과를 출력하는 소자. 실험2. 게이트와 부울대수 및 조합논리 회로
AND - Gate
OR - Gate
NOT - Gate
NAND - Gate
NOR - Gate
Exclusive-OR - Gate
Bool 대수란?
Bool 대수의 표기법과 그 예
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.05.02
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 결선하라. 단 접지 0[V]는 “0”으로, +5[V]는 “1”로 표시하기로 한다.
그림1-5 AND 게이트 회로 결선
(2) OR 게이트
- 그림1-6과 같은 OR 게이트 회로 결선하라.
그림1-6 OR 게이트 회로 결선
(3) NOT 게이트
- 그림1-7과 같은 NOT 게이트 회로 결선하
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2007.01.10
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 조건에 따른 규칙을 표시한다. 또한 부울대수는 참과 거짓의 논리변수를 다루는 이원치 대수이다. 논리변수 참과 거짓은 2진수의 1과 0 스위치 회로의 ON과 OFF, 전압의 HI와 LO 등에 그대로 대응된다.
1939년 C.E. Shannon에 의하여 스위칭 회로
|
- 페이지 3페이지
- 가격 8,400원
- 등록일 2015.04.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성한다
(5)Clear 입력에 0->1로 하여 Q1Q2=00으로 만든다.
(6)클록입력에 펄스를 주어서 Q1Q2의 상태표를 기록한다.
5.Reference
디지털 회로 실험 <한양대학교>
디지털 논리 회로 <John M. Yarbrough> 1.제목
2.실험 목적
3.관련
|
- 페이지 79페이지
- 가격 2,000원
- 등록일 2015.10.06
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 회로의 설계에서는 AND나 OR보다 NAND나 NOR가 만들기 쉽기 때문에, 이쪽이 더 다양하게 이용된다. 그리고 AND와 OR를 구현할 때에는 NOT게이트가 추가로 필요하기 때문에 게이트의 수도 많이 필요하고 회로가 커지게 된다.
※ NAND게이트만을
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2006.11.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가/감산기를 배웠다. 앞장에서 배웠던 가산기, 감산기를 합친 IC이다.
가산기이냐 감산기이냐의 기준은 제어입력신호를 무엇으로 주는가에 따라 IC의 기능이 달라졌다. 「실험 9」비교기 회로
「실험 8 간단한 논리 회로 실험
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.03.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
= A' + B' 1.논리 게이트
▲ AND 게이트 (곱)
▲ OR 게이트 (합)
▲ NOT게이트 (부정)
▲ NAND 게이트
▲ NOR 게이트
▲ XOR 게이트와 XNOR 게이트
▲결선형 AND와 OR
2.부울 대우의 기본 정리와 성질
<부울 대수의 기본 관계식>
+표 들어 있음.
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2006.02.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
나온 것은 소자들의 오작동이나 연결이 제대로 안되었기 때문에 그랬을 가능성이 있다. 1. 실험결과
실험 1. 디지털 바이트 패턴 표현하기
실험 2. 555 디지털 클럭 회로
실험 3. LabVIEW 논리 상태 분석장치
2. 실험에 대한 고찰
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2008.12.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
0
0
0
0
1
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
1
1
0
1
0
1
1
1
0
1
1
1
1
1
0
Parity 회로가 실제 사용되는 예
①단일 패리티 검사 (Bit Parity Check)
2진 데이어 워드 하나에 한 비트의 패리티 비트를 추가하는 방법으로 값싸게 오류검사를 할 수 있기 때문에 많이 사
|
- 페이지 5페이지
- 가격 700원
- 등록일 2011.11.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
d)
(0=0V, 1=5.05V)
A
B
C
D
ABCD = F
ABCD = F
0
0
0
0
0
1
0
0
0
1
1
0
0
0
1
0
1
0
0
0
1
1
0
1
0
1
0
0
1
0
0
1
0
1
0
1
0
1
1
0
0
1
0
1
1
1
1
0
1
0
0
0
1
0
1
0
0
1
0
1
1
0
1
0
0
1
1
0
1
1
1
0
1
1
0
0
0
1
1
1
0
1
1
0
1
1
1
0
1
0
1
1
1
1
0
1
4. 고찰
even과 odd parity 회로의 실험에서 모든 경우의 수를 실험
|
- 페이지 4페이지
- 가격 700원
- 등록일 2011.11.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|