|
AND gate는
입력단자의 여러가지 조합에 대하여 논리곱과 동일한 결과를 출력하는 소자. 실험2. 게이트와 부울대수 및 조합논리 회로
AND - Gate
OR - Gate
NOT - Gate
NAND - Gate
NOR - Gate
Exclusive-OR - Gate
Bool 대수란?
Bool 대수의 표기법과 그 예
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.05.02
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 실험, 생능출판사
이순흠 외 3명(2008), 웹기반 디지털 논리회로 가상실험실의 교육효과, 한국컴퓨터교육학회
오윤정(2005), 부울대수와 논리회로 학습을 위한 웹 코스웨어 설계 및 구현, 전남대학교
최수정(2004), 조합논리회로 학습을
|
- 페이지 18페이지
- 가격 9,000원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
OR한 다음 부정한 것은 두 신호를 각각 부정한 다음 AND한 것과 같다"는 것을 알 수 있다. 위의 항등식을 다음 진리표를 이용하여 증명해 본다 1. 실험목적
2. 실험이론
(1)NAND 게이트의 변환
(2) NOB 게이트의 변환
3. 실험방법
예비고찰
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.05.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
논리적 함수관계를 나타내는 법
◎ 논리회로도로 나태내는 방식
◎ 부울대수에 의한 수학적 기호로 나타낸 표현 방식
◎ 진리표로 나타내는 방식 1.개요
2. 논리회로와 단순화
3. K – MAP 과 진리표
4. 가산기 ( Adder )
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트
입력
출력
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
(f) Exclusive-OR 게이트
조합논리회로의 설계
우선 원하는 회로의 입력과 출력의 관계를 진리표로 표현을 한다. 그 다음은 구현된 진리표를 가지고 대수식을 세우는 것인데 간력한 경우에는
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2009.06.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|