|
전력
무효전력
(var)
유효전력
(W)
피상전력
(VA)
R-L
60
3.14
0.747
124.3
137.6
185.43
R-C
60
3.16
0.67
138.9
127.9
189.35
R-L-C
60
2.39
0.973
32.9
138
142.4
+ 실험 결과 & 고찰
위의 표 9-6은 각 회로의 전류를 측정하고, 위상각을 측정하여 역률을 구하는 것과, 전력을 측
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.05.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 구성을 마쳤다. 그리고 저항값이 너무 세어서 세그먼트의 불빛이 약해 저항값이 적은 것으로 중간에 교체를 하기도 하였다. 실험을 마치고 마지막 테스트를 받는 과정에서 세그먼트의 잔상과 첫 번째 숫자에 소수점을 입력 하지 않았을
|
- 페이지 21페이지
- 가격 3,000원
- 등록일 2012.06.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
5
19.8dB
110kHz
1082950
100
95
39.5dB
12kHz
1140000
1k
10k
100k
■ 실험 3 : 보드분석기를 이용한 연산증폭기 반전 증폭기의 주파수 특성
임계주파수
GBP
보드분석기 이용
오실로스코프 이용
보드 분석기 이용
오실로스코프 이용
보드 분석기 이용
오실로스코
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2016.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리기호의 클럭 입력에 있는 작은 삼각형의 유무로 표시된다.
(9) 플립플롭의 응용에 관하여 설명하라.
플립플롭의 응용은 많다. 응용에는 레지스터, 주파수 분주기(frequency divider), 계수기(counter) 등이 있다.
8.참고문헌
논리회로설계, 김종현
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2013.07.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Problems
2.1 Use algebraic manipulation to prove that x + yz = (x + y) • (x + z)
(x + y) • (x + z) = xx + xz + xy + yz
= x + xz + xy + yz
= x • (1 + z + y) +yz
= x • 1 +yz
= x + yz
2.2 Use algebraic manipulation to prove that (x + y) • (x + y’) = x 없음
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2011.10.11
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로
논리회로설계 및 실습
프로그래밍언어구조론
프로그래밍 언어론
인터넷입문
인터넷 응용 및 실습
<표 5> 자격증 표시과목의 기본이수과목 또는 분야 (2000-2001년도)
참고문헌
[1] 황윤한(2000). 제7차 교육과정 운영의 효율화 방안.
|
- 페이지 19페이지
- 가격 2,000원
- 등록일 2006.04.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Quartus2, altera, HBE-combo2이용한 piezo구현(핀설정완벽)
|
- 페이지 2페이지
- 가격 5,000원
- 등록일 2008.12.29
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Simulator : Modelsim ALTERA
Synthesis Tool : ALTERA Quartus II
EVM B/D : DE2-115 Board
===============================
Clock 모드로 시작(최초 시간은 12:00:00)
동작 모드는 7 segment에 표시: CL(Clock), AL(Alarm), ST(Stop Watch)
Blinking LED는 시계가 가고있거나, Stop Watch가 Run 중
|
- 페이지 20페이지
- 가격 5,000원
- 등록일 2019.08.28
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리도를 2 입력 NOR 게이트만을 이용하는 가장 간단한 회로로
F = B+(C(A+D\')) = (B+(C\'+(A+D\')\')\')\'\'
변환하시오.
2.7 2비트 데이터에 1비트를 MSB에 추가하여 홀수 패리티(odd parity)를 발생시키는 회로를 설계하려고 한다.
A(D1)
B(D0)
P
0
0
1
0
1
0
1
0
0
1
1
1
|
- 페이지 12페이지
- 가격 500원
- 등록일 2006.05.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험결과
실험 1. Half-Wave Rectifier
≪ 그 림 ≫
[1-1] C가 없을 때 입력 정현파와 출력 파형을 측정하여 비교하시오.
≪ 그 림 ≫
C가 없을 때의 회로이므로 사전 보고서를 작성 할 때 시뮬레이션 했던 왼쪽 그
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2014.03.25
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|