• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,836건

실험은 가산기와 비교기를 사용 하여서 4비트 2진/Excess-3 코드 변환기를 설계하고 구현 및 테스트를 하며, 오버플로우 검출이 가능한 부호 있는 가산기를 설계하는 것이 주된 실험 목표였다. 처음에 2진/Excess-3 변환기의 회로도를 봤을 때 무엇
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2012.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
저장할 위치 프로젝트 이름 최상위 모듈 이름 (프로젝트 이름과 같게 만든다.)  1. 실험 제목 : Verilog HDL을 이용한 가산기 설계 2. 실험 목적 3. 실험 내용 및 시뮬레이션 결과
  • 페이지 12페이지
  • 가격 6,300원
  • 등록일 2015.08.25
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
D, T, RS 등등이 있듯이, 데이터 기억, 데이터 토글, 데이터 기록, 삭제 등등에 사용될 수 있다. 그리고 F/F는 어떻게 조합하느냐에 따라 다양한 기능을 수행할 수 있다. 1. 목 적 2. 실험 준비물 3. 설계실습 계획서 * 래치와 플립플롭 이론
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2008.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리에서 널리 응용되고 있다. MUX의 한가지 유용한 응용은 진리표로부터 직접 조합논리 함수를 구현하는 것이다. 예를 들어 실험 11에서는 그림 12-2(A)의 진리표로 정의되는 오버플로우 오류 감지회로가 필요했다. 1이 들어있는 각각의 출력 줄
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
배에서 수백 배의 전류가 이미터로 흐르게 한다. 따라서 포토인터럽트의 장점은 LM324와 같은 별도의 신호 처리 회로가 필요 없이 게이트나 프로세서에 직접 연결해도 된다는 것이다. 1. 실험목적 2. 관련이론 3. 설계내용 4. 연구과제
  • 페이지 7페이지
  • 가격 8,000원
  • 등록일 2015.06.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, (식6.3)처럼 계산하여라. 주파수가 5㎑인 입력신호를 사용하고 =5KΩ, =0.7kΩ이라 할때, =4.4V, 0.9V 되도록 입력신호()의 크기와 C값을 설계하여라. - 식 6.2 : 식 6.3 : - =4.4V, =5KΩ, =0.7kΩ를 대입하게 되면 은 5.016 V가 나오며, 는 2이므로, 10.032V가 된다.
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2010.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
하는 것이다. 이 실험에서는 비안정 발진회로 두 개를 쓰며 각각 200us, 25us 주기가 나오도록 설계하고, 그 출력들을 7408 and gate로 입력으로 들어가게 한다. 앞서 비안정 동작 실험에서 이론상으로 구한 소자값으로 해보니 25us 주기의 결과가 나
  • 페이지 7페이지
  • 가격 8,000원
  • 등록일 2015.06.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
제어공학 비례제어기를 갖는 폐루프 제어 목차 1. 실험목적 2. 기본이론 3. 실험회로 4. 사용기기 및 재료 5. 실험순서 및 결과 , 고찰 1. 실험 목적 2차 지연요소를 제어대상으로 하여 비례제어기를 이용한 폐루프 제어시스템을 설계하고 특성
  • 페이지 21페이지
  • 가격 3,300원
  • 등록일 2013.03.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식을 단순화하고, 효율적인 논리 회로를 설계할 수 있는 기초를 제공합니다. 그러나 이런 법칙의 적용은 단순히 이론적 이해를 넘어 실제 설계와 최적화 과정에서도 중요합니다. 본 리포트를 통해 각 법칙의 증명을 살펴보며, 부울대수의
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2024.11.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험에서 모든 경우의 수를 실험하지는 않았다. 하지만 이론상 even parity 회로는 1의 개수가 홀수이면 1을, odd parity 회로는 1의 개수가 짝수이면 1을 출력하기 때문에 위와 같이 정리할 수가 있다. 위의 실험에서의 부울대수 F=(A+B)(A+B)를 설계하
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top