|
마이크로프로세서와 그 주면 소자들, 집문당 Ⅰ. 개요
Ⅱ. CPU(중앙처리장치)의 개념
Ⅲ. CPU(중앙처리장치)의 구조
1. 레지스터(Register)
2. 스택(Stack)
3. 마이크로 코드(Micro Code)
4. 캐시(Cache)
1) 레벨 1 캐시(Level 1 Cache)
2) 라이트 & 백 캐
|
- 페이지 15페이지
- 가격 6,500원
- 등록일 2009.03.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
하였다.
여기서는 모든 interrupt를 rising edge로 설정하였다.
이 실험도 역시 딜레이를 이용하여 debounce 해주었다. 마이크로프로세서 응용 및 실험 - Interrupt(인터럽트)
1. 설계과제의 목표 및 제한조건
2. 서론
3. 본론
4. 결론
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2015.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
응용
이 대 영 | 홍릉과학출판사 | 1996년 01월
[2] 하드웨어 엔지니어를 위한 VHDL
박 세 현 | 그린 | 1998년 02월
[3] Real XILINX FPGA World
김 혁 | 엔트미디어 | 2006년 04월
[4] ISE를 이용한 VHDL 및 FPGA 실습
김 재 철 | 홍릉과학출판사 | 2005년 02월
[5] FPGA DESI
|
- 페이지 36페이지
- 가격 2,000원
- 등록일 2007.01.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
a) 순차적 실행
(b) 파이프라인 실행
2. 벡터 처리(vector processing)
3. 배열 프로세서(array processor) 구조
(a) 분산 메모리 모델
(b)공유 메모리 모델
4.systolic array
5.데이터 플로우(dataflow) 구조
6. Fault Tolerant 컴퓨터 시스템이란?
7.망구조
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2006.10.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
비교기 마이너스 극성 입력 신호
참고문헌
http://k.daum.net/qna/openknowledge/view.html?boardid=DBM001&qid=376BD&q=4004 1.마이크로프로세서 역사
2.AVR
3.AVR 탄생
4.각 패밀리 소개
5.AVR의 특징
6.AVR의 기본 하드웨어
7.ATmega128의 각 핀 기능
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2007.10.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|