|
V2전압원만을 살리고 V1을 단락시킨후 I32를 구해 두값을 더하면 실제 R3에 흐르는 전류I3를 구할 수 있는 것이다.
◆ 테브난(Thevenin) 및 노튼(Norton)의 정리
이 정리들은 회로내의 피동 소자(R, L, C)들이 복잡하게 뒤섞여 있는 회로망에서 특정 부
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.11.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
영향을 미칠 것이라 확신한다. 1. 실습의 의의
2. 준비해야 할 장비
3. 설계 절차 개요
4. 회로 구성요소 설명
5. 테스트 및 검증 방법
6. 결과 분석 및 해석
7. 실습 과정의 유의사항
8. 향후 연구 방향
9. 관련 이론 정리
10. 결론 및 제안
|
- 페이지 7페이지
- 가격 3,000원
- 등록일 2025.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
정리)에서 이론적으로 도출(導出)되어 있는 것이다. (그림 8)에 드모건(de morgan)의 정리의식과 이 AND⇔OR변환을 사용한 논리회로의 변환과의 대응을 나타낸다.
목차
-NOT회로(回路)
-AND회로(回路)
-OR회로(回路)
관련사항
-논리회로(論理回路)의 기
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2005.05.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
정리)에서 이론적으로 도출(導出)되어 있는 것이다. (그림 8)에 드모건(de morgan)의 정리의식과 이 AND⇔OR변환을 사용한 논리회로의 변환과의 대응을 나타낸다. 1. NOT회로(回路)
2. AND회로(回路)
3. OR회로(回路)
4. 논리회로(論理回路)의
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.03.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이론
① 직렬 RC회로에서 임피던스 Z는 R과 의 페이저 합이며 와 R은 90°의 위상차가 발생한다.
② 왼쪽 그림과 같이 피타고라스 정리에 의하여
③ Z와 R사이의 위상각이 θ라면
④ 위상각 θ와 R을 알 수 있다면
⑤ RC회로에서 전압과 전류를 측
|
- 페이지 11페이지
- 가격 9,660원
- 등록일 2014.05.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
RS Flip-Flop 실험 (NAND게이트 사용한 S-R래치)
S
R
Q
Qvar
0
1
1
0
0
0
1
1
1
0
0
1
1
1
0
1
0
0
1
1
- RS Flip-Flop 3번 실험
S
R
CLK
Q
Qvar
0
0
0
x
x
0
0
1
x
x
0
1
0
x
x
0
1
1
0
1
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
0
0 1. 실험목표
2. 관련이론
3. 데이터 시트
4. PSpice 시뮬레이션
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 완성되었다.
이 회로의 저항값들을 다시 넣어 시뮬레이션을 해보았다.
-이론적으로 Vi의 최대값은 20mV이다. 20mV를 넣었을 때, 증폭이 405배정도 되는 것을 알 수 있다. 증폭이 낮은 것은 역시 실제 설계를 할 때에는, 값이 다르기도 하고
|
- 페이지 15페이지
- 가격 13,860원
- 등록일 2012.12.19
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이론
(1) RC직렬회로의 AC정상상태응답
(2) RL직렬회로의 AC정상상태응답
▣ 예비과제
(1) 다음 <그림 18.3>의 회로에서 를 구하라.
(2) 다음 <그림 18.4>의 회로에서 를 구하라.
(3) RC과 RL직렬회로에서 입력 신호인 정현파의 크기와 각주파수
|
- 페이지 5페이지
- 가격 500원
- 등록일 2011.09.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에 연결한다. (조건 1 만족) 회로에 6mA의 전류를 흘려주었을 경우, 회로에 인가되는 전압은 옴의 법칙에 따라
V = 0.006 × (2162.39) = 12.97… ≒ 13
약 13V가 된다. (조건 4 만족)
Pspice 프로그램으로 실험에서 쓰인 회로를 설계해 보았다.
이론적으
|
- 페이지 9페이지
- 가격 1,800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로, 출력 RC 회로, 바이패스 RC 회로 전체의 복합적 효과 검토
- RC 회로망 중 한 개가 다른 두 개보다 임계주파수가 크면, 우성(dominant) RC 회로
- 다른 두 개의 RC 회로망은 임계주파수 이하에서 -20dB/decade 롤-오프 추가의 원인
(다른 임계주파수
|
- 페이지 22페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|