|
5
0
0
3.8
0 + 2
0
5
0
0
0
3.8
0
0 + 3
0
5
0
5
0
3.8
3.8
1 + 0
0
0
5
0
0
0
3.8
1 + 1
0
0
5
5
0
3.8
0
1 + 2
0
5
5
0
0
3.8
3.8
1 + 3
0
5
5
5
3.8
0
0
2 + 0
5
0
0
0
0
3.8
0
2 + 1
5
0
0
5
0
3.8
3.8
2 + 2
5
5
0
0
3.8
0
0
2 + 3
5
5
0
5
3.8
0
3.8
3 + 0
5
0
5
0
0
3.8
3.8
3 + 1
5
0
5
5
3.8
0
0
3 + 2
5
5
5
0
3.
|
- 페이지 3페이지
- 가격 6,300원
- 등록일 2015.06.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항을 앞에 달아주면 괜찮을 것 같았다. 다음실험에는 미리 회로구성과 핀번호같은 것을 충분히 숙지하고 실험에 임해야겠다. 디지털 공학 실험
6장 가산기와 ALU 그리고 조합논리회로 응용
결 과 보 고 서
1. 결과
2. 검토 및 고찰
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
그대로 출력으로 나온다.
-반전증폭기와 다르게 병렬이므로 OP-AMP의 이득 =
-따라서 비반전 증폭기는 최소 1이상의 증폭률을 가진다. 1.실험 목적
2.실험 결과 및 분석
3.고찰
4.과제 반전증폭기와 비반전증폭기를 사용하는 이유
|
- 페이지 3페이지
- 가격 9,660원
- 등록일 2013.12.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과물과 실험 결과는 일치하였고, 이론적 지식을 실제 실험을 통해 증명할 수 있었다.
실험결과, 예비보고서와 사전 시뮬레이션을 통해 얻은 결과와 비교하여 보았을 때 가산기와 감산기(Adder & Subtractor)을 통하여 Logic gates를 이용하여 가산기
|
- 페이지 4페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과 검토 및 의견
반가산기를 네가지 방식으로 구현해보았다. 게이트를 이용해 회로를 직접 그려본
schemetic, 명령어를 이용하여 손쉽게 작성할수 있는 자료흐름 모델링, 이미 구성
한 source를 불러와 상호연결시켜 하나의 프로그램을 만든 구
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|