|
NAND 게이트를 만들면 이것이 곧 NOT 게이트가 된다
2. NAND 게이트에 NOT 게이트를 직렬로 연결하면 AND 게이트와 같이 된다
3. 세 개의 NAND 게이트를 연결하면 OR 게이트를 얻을 수 있다
Ⅲ. 게이트와 TTL(트랜지스터 트랜지스터 논리회로)게이트
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리게이트란 무엇인가?
② 부울 함수란 무엇인가?
▲부울 대수?
▲부울 식과 진리표
③ 기본 논리게이트 6개
▲ AND ▲ OR
▲ NOT ▲ NAND
▲ XNOR ▲ NOR
④ CMOS 가 무엇인가?
⑤ TTL 이란 무엇인가?
⑥ 전압레벨 및 잡음여유
<연습문
|
- 페이지 19페이지
- 가격 1,500원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Transistor Logic)
2) DCTL (Direct Coupled Transistor Logic)
3) I2L (Intergrated Injection Logic)
4) DTL (Diode-Transistor Logic)
5) TTL (Transistor-Transistor Logic)
6) Schottky TTL (Schottky Transistor-Transistor Logic)
7) ECL (Emitter Coupled Logic) 1) RTL (Resistor-Transistor Logic)
2) DC
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2005.06.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
OR회로
다이오드의 논리합회로와 트랜지스터의 부정회로를 조합해서 만든 것이 NOR회로이다. 이것은 OR의 부정연산을 하는 회로로서 NAND회로와 더불어 디지털IC에 널리 사용된다.입력
0
0
1
1
입력
0
1
0
1
출력
1
0
0
0
NAND회로의 진리표(정논리)
|
- 페이지 8페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
카나프 맵 상에서 같은 양단 끝에 있는 1의 표시 칸은 합하여 1개의 루프로 만들어 묶을 수 있다. (Rolling)
▶ 비교기 회로도
▶ 그림 8-5 회로도 논리회로의 간소화
■ 실험 목표
■ 사용 부품
■ 관련이론
■ 실험 순서
■ 심층 탐구
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|