|
문헌
최신 디지털 회로 설계
이태원 임인칠 공저.
LOGIC AND COMPUTER DESIGN FUNDAMENTALS
PRENTICSE HALL 1. 실험 결과
2. 검토 및 보고사항
11. 동기계수기
1. 실험 결과
2. 검토 및 보고사항
3. 반성 및 토의
4. 실험 관련 이론
5. 참고 문헌
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.04.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
계수회로를 구성하라. 먼저 CLEAR를 시킨후 push ON/ release OFF S/W( 예비지식 "입력신호" 참조 )로 CLK신호를 가하라. 이때, 출력을 관측하여 상태천이표를 작성하라. 카운터시는 CLR=1 이 되어야 한다.
6. <그림 14-6>의 회로를 구성하고 CLR을 Low에
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
계수기억회로, 2진 계수회로등에 많이 사용된다.
SRAM
④ 제어용 발진회로 - 일반적인 전기기기에서 필요하지 않은 구간에도 계속 동작 중인 경우에 발생하는 전력소비를 줄이는 방법으로 사용된다. 컴퓨터의 CPU를 예로 들면, CPU는 내부적인 전
|
- 페이지 7페이지
- 가격 8,000원
- 등록일 2015.06.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
계수기의 회로를 구성한다
(5)Clear 입력에 0->1로 하여 Q1Q2=00으로 만든다.
(6)클록입력에 펄스를 주어서 Q1Q2의 상태표를 기록한다.
5.Reference
디지털 회로 실험 <한양대학교>
디지털 논리 회로 <John M. Yarbrough> 1.제목
2.실험 목
|
- 페이지 79페이지
- 가격 2,000원
- 등록일 2015.10.06
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
개요
2.수의 표현
3.여러가지 부호
4.부울 대수
5.논리식의 간단화
6.기본적인 논리회로
7.멀티바이브레이터 회로
8. 시미터 트리거회로
9. 계수회로와 레지스터
10. Shift Register
11. 연산 장치
|
- 페이지 36페이지
- 가격 1,000원
- 등록일 2010.06.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|