|
공통양극형)
● 4가지 상태 예시 및 상태도
<모든상태를 표현하기에는 한계가 있어서 간략화 하였다.>
3. VHDL 소스
--********************************* 시뮬레이션을 위한 코드*********************
-- ************************ 1의 자리 카운터**********************
|
- 페이지 16페이지
- 가격 2,000원
- 등록일 2004.12.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 부하저항 RL 증가하면 전압이득은 어떻게 변하는가?
(a) 증가한다. (b) 감소한다. (c) 변동이 없다.
⇒ 에 의해 분자의 값이 증가함으로 전압이득은 증가한다.
5. 그림 22-1의 공통소스 증폭기의 동작은 바이폴라 트랜지스터의 어느 것과
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과 및 토의
⇒ 전반적으로 실험이 매끄럽게 잘 끝났다. 원래는 2N6004를 써야 했지만 예비레포트때 2SC1815를 사용하여 실험 때도 2SC1815를 사용하였는데 시뮬레이션 돌려 본 것과 비슷하게 나왔다. 이미터 공통 증폭기의 전반적인 이론을 확인
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.03.03
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 결과 (시뮬레이션)
PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서 5V를 입력할 경우 동작하지 않고, 0V(GND)일 경우 7 Segment가 모두 점등되어 8자가 나온다. 1. 논리게이트
2. 디지털 집적회로
3. 7 Segment
!!<결과레포트>!!
1. 목적
2. 이론
3. 사용기기 및 부품
4. 도면
5. 실험 및 실험결과
6. 고찰
|
- 페이지 18페이지
- 가격 3,000원
- 등록일 2011.07.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|