• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,088건

1. 실험 개요 BJT를 이용한 공통 이미터 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정한다. 공통 이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는
  • 페이지 9페이지
  • 가격 1,500원
  • 등록일 2021.02.01
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
공통소스 증폭기의 동작은 바이폴라 트랜지스터의 어느 것과 유사한가? (a) 공통베이스 증폭기(b) 공통컬렉터 증폭기 (a) 공통이미터 증폭기(b) 이미터플로어 ⇒ 위상이 180° 차이가 나며 회로의 모든 구성이 BJT와 거의 유사하다. (위에서 자세히
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
공통소스증폭기에서는 VG의 증가에 따른 VD의 감소을 예상할 수 있었으나 공통드레인 증폭기에서는 VS=ID×RS에 의해 입력과 출력이 같은 위상차에 의해 진행되게 된다. 3. 그림 23-1의 회로에서 JFET 순방향 전달컨덕턴스가 증가하면 전압이득은
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
→ +100uA IB가 100uA일 때 IC가 2mA라 가정하면… 컬렉터 전류 : 2mA → 3mA → 2mA → 1mA → 2mA VC = VCC - VRL VRL = ICRL * 바이어스 방법과 안정화 *이미터 바이패스 캐패시터 * 위상관계 3) 시뮬레이션 결과 1)실험 목적 2)관련 이론 3)시뮬레이션 결과
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
기초전기전자실험, 홍릉과학출판사> <http://blue.snut.ac.kr/~hldo> <http://www.ecircuitcenter.com/Circuits/opwien/opwien.htm> <http://en.wikipedia.org/wiki/Wien_bridge_oscillator> 1. 실험목표 2. 기본이론 3. 사용기기와 부품 4. 실험내용과 방법 5.
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2008.11.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
기반으로 하여 회로를 설계해도 별 무리가 없겠다. 3. 반전 증폭기 P-spice 시뮬레이션 수행 결과 회로도 - 시뮬레이션 결과 값:Run to Time :10ms 1. 실험 목적 2. 관련 이론 3. 반전 증폭기 P-spice 시뮬레이션 수행 결과 4. 시뮬레이션 결과
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전자회로실험 P.44~49 데이터 시트 검색엔진 https://www.alldatasheet.co.kr/ 1. 실험 목표 2. 관련이론 2-1 기초 이론 2-2 소개 2-3 소자(부품) 소개 3. PSpice 시뮬레이션 3-1 시뮬레이션 준비물 3-2 시뮬레이션 과정 3-3 시뮬레이션 결과 4. 실험 4
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2022.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험에서는 소신호 공통이미터 증폭기의 저주파 응답을 제어하는 요인을 설명하였다. 그리고 증폭기의 중역 전압이득, 입력 RC회로, 이미터 바이패스회로, 출력 RC 회로의 임계주파수를 구하였다. 실험단계별 회로도 및 파형 주파수 : 50 kHZ 출
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2012.04.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1uF일 때 더 줄어드는 것을 알 수 있었다. 그러므로 여기서의 캐퍼시터는 바이패서 캐퍼시터라는 것을 확인할 수 있었다. 1. 제목  2) 공통 소오스 증폭기 2. 예비보고사항 3. PSPICE Simulation  1) 실험1  2) 실험2  3) 실험3
  • 페이지 4페이지
  • 가격 3,300원
  • 등록일 2013.07.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Coupling 으로 설정하여야 출력을 확인할 수 있습니다 3. 가산 증폭기 P-spice 시뮬레이션 수행 결과 회로도 - 시뮬레이션 결과 값: Run to Time :50us 1. 실험 목적 2. 관련 이론 3. 가산 증폭기 P-spice 시뮬레이션 수행 결과 4. 시뮬레이션 결과
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top