|
Multiplexer)
○ 디멀티플렉서
○ 전가산기( Full adder )
○ 전감산기 ( Full subtractor )
● 예비보고서
1. 1. Decoder와 Demultiplexer 회로를 비교, 설명하라.
2. Enable 단자가 있는 2×4 decoder를 1×4 demultiplexer 로 변환하라
● 가상실험
1. <그림 5-2>와 같
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.08.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
각각 단지 2-to-1 멀티플렉서와 1-to-2 디멀티플렉서만 중첩 사용해서도 구현이 가능하다.
(a) 8-to-1 멀티플렉서
(b) 1-to-8 디멀티플렉서
2.참고 문헌
-이병기, “디지털 공학실험” p.55-70
7404
7400
7410
74139 1. 실험 관련 이론
2.참고 문헌
|
- 페이지 15페이지
- 가격 6,300원
- 등록일 2016.01.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
4
선 택 선
출 력
A1
A2
Y0
Y1
Y2
Y3
0
0
0
1
1
0
1
1
5. 실험 고찰
1. MUX와 DEMUX의 응용분야에 대해 실제 예를 들어가면 기술하시오.
2. 81 MUX와 26 DEMUX를 설계하고, 설계한 회로도의 논리도를 완성하시오.
6. 필요한 결과
표 11-1
Y
1
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
1
0
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로와의 차이를 비교해본다.
Pspice 시뮬레이션 결과
74LS47 -> 7segment
그림 4-4
다중화기(74LS157)
그림 4-5
역다중화기(74LS155)
○ Reference
1. http://princess.kongju.ac.kr/DigitalMain/framekor.htm
2. 디지털논리와 컴퓨터설계, 황희융, 1986
3. 디지털전자회로, 탑출
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험8. 부울대수의 정리
(2) 디지털 논리설계 3rd Edition.최종필 외 6명. McGraw-HillKorea.P76~77
(3) 네이버 지식사전, 불대수(Boolean Algebra)
결과 보고서
1. 결과값
(1) AND-OR, OR-AND
1) 진리표
A
B
C
X
Y
0
0
0
155mV
152.3mV
0
0
1
154mV
153.2mV
0
1
0
153.2mV
154mV
0
1
1
152.8mV
155
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|