• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,895건

에 놓이면 Q와 Q-not은 high이다. .SET와 RESET 입력에 low가 걸리면 RS flip-flop회로에서는 보수의 출력을 유발 하는 것을 금지한다. EXERCISE 5-2 D-Type Flip-Flop EXERCISE OBJECTIVE D-type flip-flop의 특징을 밝힌다. DISCUSSION .대표적인 D-type flip-flop기호는 다음과 같
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로때 배운 카운터를 이용하여 커피자판기를 설계하였다 안에 내용은 맥스플러스용 파일뿐 설명파일은 없다 하지만 맥스플러스가 있다면 누구나 이해하기 쉽도록 설계되어있다 맥스플러스 프로그램 필요 
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2004.11.15
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 뒷면 6. 결과 및 고찰 마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도의 논리도를 완성하시오. 6. 필요한 결과 표 11-1 Y 1 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 0 0 1 1 1 0 0 1 1 0 1 표 11-2 Y 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 표 11-3 입 력 X 선 택 선 출 력 A B 0 0 0 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 1 표 11-4 선 택 선 출 력 A1 A2 Y0 Y1 Y2 Y
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 구성되어 있다. 이에 대해 다음 논리도를 참조하시오. 실험 방법 CLK에 79번 pin을 assign하고 output은 외부출력 bank의 pin과 LED 및 segment가 동일임으로 그대로 사용한다. 단 OSC의 입력단자를 bank에 꽂아서 사용한다. 우선 위 회로를 구성하고,
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 5 - 74LS08 AND gate와 74LS04 NOT gate로 구성된 NAND와 74LS00 NAND gate와 비교하여 실험하라 ☞ 74LS08에서 AND되어 나온 출력을 다시 74LS04에서 NOT을하여 출력하여 NAND의 효과를 내는 회로이다. ☞ 입력이 (1,0)일때는 1이 (1,1)일때는 0이 나왔다. 이것은 N
  • 페이지 19페이지
  • 가격 1,000원
  • 등록일 2009.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
2-2 A B W X Y 0 0 0 1 1 0 1 1 표 2-3 A B U V W X Y 0 0 0 1 1 0 1 1 표 2-4 A B C U V W X Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 실험 2. DeMorgan\'s Theorem 1. 실험 목적 2. 기초이론 3. 실험장비 및 재료 4. 실험절차 5. 실험 고찰 6. 필요한 결과
  • 페이지 5페이지
  • 가격 500원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 합 또는 차의 출력은 FPGA의 LED로 출력핀을 설정하여 FPGA의 LED로 출력을 확인한다. 그림 8-6의 Select 단자는 add 또는 subtract를 선택하는 단자임에 유의하시오. 표 8-6E와 표 8-7E의 2진수를 더하고 빼면서, 동시에 10진수로 바꾸어 결과를 확인
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
입력전압이 1V이고 출력전압은 저항에 따라서 (-)값으로 나타난다. 원신호에 대하여 (-)값으로 나타나고 위상이 180도 반전되기 때문에 ‘반전’이라 칭한다. 비반전증폭기에 대한 실험을 살펴보면 입력전압이 1V이고 출력전압은 저항에 따라
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2008.10.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로. ■ 입력 단자 수가 n 개이라면 출력 단자 수는 2n개. (n × 2n 디코더) ■ ROM, RAM과 같은 기억 장치에서 특정한 번지를 선택한다던가 명령 레지스터에 들어 온 명령을 해독하는 데 사용. 실험목적 [1] 디코더(Decoder) [2] 인코더(Enc
  • 페이지 12페이지
  • 가격 3,000원
  • 등록일 2006.08.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top