|
진리표
입력
출력
측정출력전압
A
B
X
0
0
L
0.021V
0
1
H
4.96V
1
0
H
4.96V
1
1
H
4.96V
결과 및 결론:
이번 실험은 이론으로만 배웠던 NAND, NOR, 인버터 게이트를 실험적으로
게이트의 진리표를 작성해보았으며 NAND, NOR 게이트를 이용하여 다른 기본 논리 게
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
진리표 작성 시 각 세그먼트 별로 구별하였다.
③ 101,111은 블랭크로 나타냈다.
④ 카노맵을 사용하여 논리식을 간단화 하였다.
⑤ 논리식 중에 겹치는 항에다가 밑줄을 그어놓았다
⑥ C'의 항은 X 의 BC' 항과 Z의 B'C‘항을 통해 얻을 수 있도록
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2008.10.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
구상 회의
11월 29일 : 디지털회로 설계 및 부품 선정
12월 2일 : 회로 배선 및 제작, 작동 확인
12월 3일 : 최종 점검 및 보완
12월 7일 : 텀 프로젝트 발표 목차
1. 주제선정동기
2. 주제소개
3. 진리표
4. 하드웨어
5. 진행계획
6. Q&A
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2014.05.25
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
진리표를 이용해서 구한 Z에 대한 K-map
A=1 일때
BC
DE
00
01
11
10
00
1
1
1
1
01
1
1
0
1
11
1
1
1
0
10
1
1
1
1
☞A(B\'+E\'+C\'D\'+CD)
BC
DE
00
01
11
10
00
1
1
1
1
01
1
1
0
1
11
1
1
1
0
10
1
1
1
1
A=0 일 때
☞A\'(BD\'E\'+BC\'E+BCE)
☞Z = A(B\'+E\'+C\'D\'+CD) + A\'(BD\'E\'+BC\'E+BCE)
회로도 구현
|
- 페이지 4페이지
- 가격 6,300원
- 등록일 2016.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
T 게이트로 구성. 입력단자:1,3,5,9,11,13번 출력단자:2,4,6,8,10,12번
*74LS08: 4개의 AND게이트로 구성. 입력단자:1,2,4,5,9,10,12,13번, 출력단자:3,6,8,11번
*74LS32: 4개의 OR회로로 구성. 입출력단자는 74LS08과 동일하다.
*74LS00: 4개의 NAND회로로 구성. 입력단자:1
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2013.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|