|
논리회로
컴퓨터 내부에서 2진수를 전기적으로 표현하고 처리하기 위해 2진수의 0과 1을 나타내는 전기적 신호로 동작하는 회로
게이트(gate)들의 조합으로 구성
작동원리에 따라 조합회로와 순서회로로 구성(컴퓨터 내부회로 구성)
게이트
|
- 페이지 189페이지
- 가격 3,000원
- 등록일 2015.09.16
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다.
전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2013.10.28
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
한다.
마지막으로, 힘든 상황에서도 끝까지 실험에 차분히 도와주셨던 교수님께 감사 드리며 이번 리포트는 이것으로 마치겠다... 1. 실험 목적
2. 이론
3. 실험 소모품 및 사용기기
4. 실험과정 및 결과보고
5. 결과에 대한 고찰
|
- 페이지 3페이지
- 가격 300원
- 등록일 2004.05.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이론 <시퀀스>
╋━━━━━━━━━━───────
• 시퀀스 제어회로
- 미리 정해진 순서, 또는 일정한 논리에 의해
정해진 순서에 따라 제어의 각 단계를
차례로 진행해 가는 제어
≪ 사 진
|
- 페이지 23페이지
- 가격 5,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전가산기
Reference
1. 디지털논리시스템(동명사)-정의봉 저.
2. 디지털공학실험(복두출판사)-김상욱외 7명
3. Didital Logic Application And Design, Yarbrough 실험9. PLD를 이용한 회로구성
관련이론
○ PLD란?
○ PLA
○ PAL
실험계획
Reference
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|