• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,133건

조건문이나 분기 명령을 필요로 하는 다양한 프로그래밍 및 제어 흐름에서 1. 실험 목적 2. 관련 이론 1) Arithmetic comparison circuit 2) Half-Adder 3) Full-adder 4) Ripple-carry adder 3. 사용 부품 4. 실험 과정 및 예상 결과 5. 참고문헌
  • 페이지 7페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
서강대학교 디지털논리회로실험 7주차 - Counter와 State Machine 설계 목차 1. 실험 목적 2. 실험 이론 3. 결과 분석 4. 토의 및 검토사항 5. 참고문헌 1. 실험 목적 이번 실험의 목적은 카운터와 상태 머신의 설계 원리를 이해하고,
  • 페이지 3페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
74LS192, 74LS47, 74LS10) AA Size 건전지x4ea용 건전지홀더 전선 와이어스트립퍼 납땜인두 1. 제작동기 2. 사용부품및 공구 3. 사용IC Data Sheet 4. 작품의 동작 5. 회로도 구성 6. 작품의 구성(브레드보드) 7. 작품의 구성(만능기판)
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.05.25
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
서강대학교 디지털논리회로실험 - 실험 7. Finite State Machines 결과 보고서 목차 1. 실험 개요 2. 실험 결과 및 분석 1) 중간고사 1-(a)번의 회로를 schematic으로 구현하여 시뮬레이션 2) 퀴즈 1번의 회로를 schematic으로 구현하여 시뮬레이션
  • 페이지 7페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
서강대학교 디지털논리회로실험 6주차 - Flip-flops and registers 목차 1. 실험 목적 2. 실험 이론 3. 결과 분석 4. 토의 및 검토사항 5. 참고문헌 1. 실험 목적 이번 실험의 목적은 플립플롭과 레지스터의 동작 원리를 이해하고, 이를
  • 페이지 3페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험순서 2에서 표현식을 옮게 적었다면 표현식에는 2개의 곱항이 있고 각 항들 에 문자 D가 포함되어 있을 것이다. 이 표현식을 만족하는 논리회로는 바로 구현 될 수 있다( 이 회로구성은 복습문제에서 다루기로 한다). 각 항을 D로 인수분해
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 실험에서는 전압(V)를 측정하는 것이 아니면 오차는 없을 것 같다. 결과 및 토론 이번 실험에서는 무효 BCD-코드 감지기에 대한 진리표를 작성하고 또한 카르노맵을 이용하여 표현식을 간소화, 다시 간소화된 표현식을 구현한 후 회로
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 결선하라. 2) 표 1의 결과가 나오는지 확인하라. 3) 논리연산회로를 결선하라. 4) 표 2의 결과가 나오는지를 확인하라. 5) ALU회로를 결선하라. 6) 표 3의 결과가 나오는지를 한 기능씩 확인하라. ■ 실험제목 : 산술논리연산장치 ■ 관
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2012.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. DISCUSSION ·transition time은 10%에서 90%까지 움직이기 위한 digital 신호가 요구되는 시 간이다. ·propagation time은 입력이 50%, 출력이 50% 교차되었을 때 사이에서의 시간이 다. 1.UNIT OBJECTIVE 2.UNIT FUNDAMENTALS 3.NEW TERMS AND WORDS 4.DISCUSSION
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
gate의 연산 결정 DISCUSSION OR gate의 출력은 어떤 입력이 high일 때 high이다. NOR gate의 출력은 어떤 입력이 high일 때 low이다. high input은 OR 또는 NOR gate에서 불가능할 것이다. low input은 OR 또는 NOR gate에서 가능할 것이다. OR/NOR gate 출력은 서로 보완적
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top