|
역시 참이라는 것을 알 수가 있다._
수고하셨습니다_ 1.멀티플렉서(Mux : MultiPlexer)
2.디멀티플렉서(DeMux : DeMultiPlexer)
3.4비트(4Bit) 가감산기(Adder & Subtracter)
4.4비트(4Bit) 리플 캐리(Reple Carry) 가산기(Adder)
5.8비트(8Bit) 가산기(Adder)
|
- 페이지 20페이지
- 가격 2,300원
- 등록일 2002.12.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
멀티플렉서로서 4개의 선택 입력과 16개의 데이터 입력단자를 가지고 있는 24핀 DIP이다. 또한 부논리 동작의 스트로브(strobe) 입력 S가 붙어 있어서 이 단자를 0으로 하면 출력이 enable 되어 부논리의 W 출력이 10번 핀으로 나온다.
여기서 선택입
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 개 요 1) 프로젝트 목표 - R-type, LW, SW, BEQ,, J, ANDI, ORI 명령어를 수행 할 수 있는 32bit MIPS 설계 ※ R-type의 경우 add와 sub를 구현
2) Instruction - 구현해야 하는 Instruction은 총 7종류로 구성된다. ① R-type : 000000의 Op Code를 가지며, 최하위 6bit
|
- 페이지 26페이지
- 가격 3,000원
- 등록일 2010.04.05
- 파일종류 아크로벳(pdf)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
(MSB=0,0 or 1,1) Sel은 0이 되고,
A와 B의 부호가 다르다면(MSB=0,1 or 1,0) Sel은 1이 된다.
위에서 얻어진 Sel을 select bit으로 하는 MUX를 이용하여, Multi(=|A×B|)와 Multicom(=-|A×B|)
값 중 알맞은 값을 최종 output인 Out으로 출력한다.
테스트벤치 파일의 구조는 un
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
51.65%로서 주어진 조건 50%에 거의 맞는다고 할 수 있다.
문제 2. Multisim을 이용하여 Negative set 및 reset 기능이 있는 D-FF를 가지고 비동기 MOD3인 2진 카운터를
설계하여라.
문제 3. 3-비트 레지스터로부터 j-k 플립플롭으로 만든 3-비트 레지스터로 병
|
- 페이지 2페이지
- 가격 3,360원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|