|
때의 차이를 구별하면서 기능표를 확인할 수 있었다. 1. 목적
2. 이론
가. 반가산기(Half Adder)
나. 전가산기(Full Adder)
다. 산술논리 연산장치(Arithmetic and Logic Unit, ALU)
라. 7-세그먼트 디코더 (7-Segment Decoder)
3. 예비보고
|
- 페이지 7페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리이다.
④ XNOR은 XOR의 보수를 구할 수 있다.
(∵ 왜냐하면 카르노 맵으로 표현 가능한 모든 논리회로는 NOR이나 NAND 만으로 표현 가능하기 때문이다. ) 부울대수의 정리
예비 보고서
1. 실험 목적
2. 기본 이론
3. 실험 방법
4.
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
재점검한다.)
5. 보수 스위치를 닫고 회로를 테스트한다. 4장. <논리게이트-1> 예비보고서
1. 실험 목표
2. 사용 부품
3. 관련 이론
4. 실험 순서
5장. 논리게이트-2 <예비보고서>
1. 실험 목표
2. 사용 부품
3. 관련 이론
4. 실험 순서
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2010.04.05
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 연산을 수행하는 장치 : 비트 단위로 연산
다) 연산 장치 제어 신호 S2, S1, S0, Cin에서 S2가 1일 때 논리 연산 처리가 된다.
s1
s0
논리연산
출 력
0
0
OR 연산
0
1
XOR 연산
1
0
AND 연산
1
1
NOT 연산
■ 실험의 이론적 결과
(1) 예비보고서
(1) 전가산기(
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기본화 또는 최대항(maxterm)
2.4. Sum of Product와 Product of Sum
2.5. 논리식의 간단화
2.6. 카르노도(Karnaugh Map)
2.7. 카르노도에 의한 논리회로의 간소화(간략화)
3. 실험 부품
3.1. 측정기 및 도구
3.2. 실험재료
4. 예비보고서 문제
5. 참고 문헌
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|