|
r supply전원 차단. 공통 접속한 두 개의 단자 중 한 단자를
IC, TR, 콘덴서를 주의해서 연결 회로의 GND에 연결한다.
5.전압표시 LED창- 출력 전압 표시
6.출력단자(+ -> Vcc -> GMD)
7.5V/2A 출력 고정단자(사용 x)
8. DVM- INT:전원 공급시
- EXT: 외부기계
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험7의 목적은 단일 전압원의 DC회로의 등가 저항(RTH)가 등가 전압(VTH)을 구하는 방법을 익히고 직,병렬 회로의 분석시 RTH와 VTH의 값을 실험적으로 확인하는 것이다.
|
- 페이지 1페이지
- 가격 2,000원
- 등록일 2010.01.16
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험실 교류전원(220V, 110V) 콘센트의 접지사이의 저항을 측정하는 방법을 설계하여 제출하라.
1) DMM의 기능스위치를 측정단위(Ω)로 맞춘다.
2) 하나의 도입선은 Ω에 연결하고 나머지 하나는 COM에 연결한다.
3) 220V와 110V접지단자 사
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2014.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
있는 데이터들과 친숙해 진다.
2. CE회로의 콜렉터 특성곡선(VCE 대 IC)을 실험에서 결정하고 그린다.
3. CE회로의 평균 콜렉터 특성을 트렌지스터 커브 트레이스를 사용하여 나타낸다.
▣기본지식
▣실험 기기 및 부품
▣실험순서
|
- 페이지 2페이지
- 가격 700원
- 등록일 2002.03.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다양한 기본적인 연산증폭기를 알아보고 실험을 통해 전압을 측정하여 각각의 증폭기 회로를 해석하는 것이 이번 실험의 목적 요약문 1
실험내용 1
실험결과 3
문제점 및 애로사항 5
설계프로젝트 진행사항 5
결론 5
(별지) 측정 Datasheet
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2023.04.19
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
클램핑 회로가 파형에 어떠한 영향을 주는지 다이오드와 저항, 커패시터 그리고 건전지를 이용한 회로를 만들어 커패시터에 걸리는 전압과 출력 전압의 측정을 통해 확인 요약문 1
실험내용 1
실험결과 5
문제점 및 애로사항 8
설계프로
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2023.04.19
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험을 통하여 커패시터의 기능을 좀더 세부적으로 이해할 수 있었고 커페시터에 저항이 딸린 회로에 전압을 걸어주어 저항 및 커페시터에 걸리는 전압의 파형을 확인할 수 있었다. 커패시터, RL 회로의 과도 응답
1. 요 약
2. 실험 준
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.05.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
측정값을 표9-1에 기록한다.
3) 전류분배기Ⅱ
- 그림9-6의 회로를 기판에 구성한다.
- 전원을 켜고 DC 10V로 조정한다.
- R1과 R2, R3, R4에 인가되는 전압을 측정한다.
- 각 저항을 통해 흐르는 전류를 측정한다.
- 측정값을 표9-2에 기록한다.
실험1
실
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2011.07.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
위 두 실험을 통하여 알 수 있는 사실은 전류분배의 특성인 저항의 크기가 크면 클수록
전류의 세기는 작아지는 현상을 볼 수가 있었다. 두 번째 실험과 같이 병렬로 무수히 많이
연결된 회로에서 특정저항의 전류를 측정하기 위해서는 구하
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2011.07.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
부하
전류를 구하는데 유용하게 이용할수 있고, 테브닌 정리는 선형, 2단자 회로망을 전압원 1개
와 직렬로 연결된 저항1개(교류의 경우 임피던스)로 대치하여 간략화 시키는 방법에서 차이점을 나타내고 있다. 1. 실험결과
2. 실험고찰
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2011.07.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|