|
회로가 그림 1.14이며 이 회로를 시뮬레이션 한 결과가 그림 1.15이다. 그림 1.15의 그래프는 회로에 흐르는 전류와 인덕터 L1, L2에 흐르는 전류를 RMS 값으로 표현한 것이다.
4. 실험 방법
4.1 병렬합성용량
1. 그림 1.3의 회로를 연결한다.
그림에서 V
|
- 페이지 16페이지
- 가격 9,660원
- 등록일 2014.05.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 방법
4.1 베이스 접지 증폭기
1) 실험 회로 8-1의 회로를 구성하라.
2) 동작점을 측정하기 위하여 입력 신호를 제거하고 디지털 멀티 미터로 와 를 측정하여 , , , , , 를 계산하라.
3) 입력에 피크값이 1V, 주파수가 1kHz인 정현파를 인가할 때 입
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도 및 결과
실험1) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 작성하시오.
회로도
시뮬레이션 결과
논리상태 작성표 (Pspice 시뮬 결과 10us까지)
Input
Output(Y)
D3
D2
D1
D0
S1S0-00
S1S0-01
S1S0=10
S1S0=11
0
0
0
0
0
0
0
0
0
0
0
1
1
0
0
0
0
0
1
0
0
1
0
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험은 중첩의 원리와 가역정리(상반정리)의 실험이었습니다. 중첩의 원리는 다중독립전원이 존재할 때 그 많은 전원중에서 1개씩 따로따로 회로의 응답을 구하여 전부 더하는 방법을 사용합니다. 그런데 그 1개씩 따로따로 응답을 구하는 과
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.02.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험인 오디오 증폭기 설계를 통해 지금까지 전자회로시간에 배워왔던 이론과 실험한 내용들을 종합적으로 공부하고 확인할 수 있어 유익했다. 설계한 오디오 증폭기에서 스피커를 연결해 소리를 들어볼 때가 가장 뿌듯했던 시간인 것 같다.
|
- 페이지 20페이지
- 가격 5,000원
- 등록일 2016.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험(5)
Team Project
단상 반파 회로
단상 전파 회로
담당교수
*** 교수님
담당조교
*** 조교님
1. 개요
1.1. 목적
전력전자공학은 신재생 에너지, 전기자동차 등과 같은 주요 산업 분야에 널리 사용되는 실용학문이다. 본 실험에서는 전력변환 회로
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2015.06.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 모두 차단주파수가 거의 동일함을 실험 결과로서도 알 수 있다. I-lab의 市川裕一씨가 제공한 웹계산기 이용
이론적으로 유도할 경우 차단주파수 f= 이다. 이러한 필터들 경우 주파수의 결정은 L과 C에 의해 이루어지므로 소쟈의 용량에 변
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2007.07.19
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 실험목적
실험목적 – 가상접지의 개념을 이해하고 반전 증폭회로의 동작을 이해.
네거티브 피드백을 기본원리와 op-amp의 비반전 증폭회로를 이해.
2. 실험이론
① 가상접지
가상접지(가상쇼트)는 OP-Amp에서 연산을 목적으로한
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.04.30
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
12장 테브낭 정리
실험 목적
1. 선형저항성 회로망을 테브낭 등가회로로 변환한다.
2. 여러 가지 부하저항의 효과를 비교함으로써 <목적1>의 회로망과 테브낭 회로가 등가인 것을 증명한다.
이론요약
• 테브낭 정리
|
- 페이지 17페이지
- 가격 8,400원
- 등록일 2013.06.04
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 뒷면
6. 결과 및 고찰
마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2011.07.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|