|
디지털 텔레비전 방송을 실시하여 시청자 복지를 향상시켜야 할 것이다. 그러나 경제사정이 어려운 현실 속에서 철저한 사전 준비작업 없이 엄청난 인적, 물적 재원이 필요한 디지털 텔레비전 방송을 실시하면 경제논리가 지배하여 방송의
|
- 페이지 16페이지
- 가격 6,500원
- 등록일 2008.07.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
있었다.
미숙했지만 첫 실험을 통해서 여러 기구나 장비의 사용법을 잘 배워서 , 다음실험에는 원하는 결과를 얻을 수 있도록 잘 준비해야겠다. 디지털 공학 실험
2장 일반 논리 게이트 응용
결 과 보 고 서
1. 결과
2. 검토 및 고찰
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
아날로그 신호를 디지털 신호로 변환(convert) 처리하는 회로는 디스크리트(discrete) 회로에 의해 구성할 수 있는데, 여러 가지 전용 IC들이 개발되어 있으므로 이들 칩을 이용하여 설계하면 편리하다. 그러나, 아날로그 부분과 디지털 부분
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2005.10.02
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
snode(node1,node2,node1->minterm[0],node1->minterm[1],\'-\',node1->minterm[3]);
node1->check = \'v\';
node2->check = \'v\';
}
else if((node1->minterm[0] == node2->minterm[0])&&(node1->minterm[1] == node2->minterm[1])&&(node1->minterm[2] == node2->minterm[2])&&(node1-
|
- 페이지 8페이지
- 가격 9,660원
- 등록일 2012.10.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
*제작 개요 및 목표*
개요 : 타이머 IC 및 논리 소자를 이용하여 디지털 스톱 워치를 제작한다.
목표 : 논리소자를 스톱워치 설계에 이용하여 디지털 스톱워치의 원리를 이해하고 논리소자의 원리를 이해한다.
*스톱워치의 동작*
O1. 스위치를
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2008.12.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 간단히 할 수 있다.
Pspice Simulation
반가산기
회로도
Simulation 결과
전가산기
회로도
Simulation 결과
Referance
디지털공학실험(김상욱외 7명) 복두출판사
디지털공학(장은영외 1명) 신화전산기획 1. 실험관련내용(이론)
2. 실험계획 및 주
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
갖고있는 소리크기의 수용한계에 맞추어 그 음량변화 값의 범위에 맞게 압축시키는 작업을 뜻하는 것입니다.
4) 저역(Bass)관리
낮은 주파수대의 신호를 적절한 스피커로 전송하는 역할을 하는 A/V 리시버나 디지털 컨트롤러 안에 있는 회로를
|
- 페이지 3페이지
- 가격 6,000원
- 등록일 2004.12.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로이다. 비록 출력이 불규칙하지만 본래의 상태가 반복되므로 의사불규칙 (pseudo-random)이라는 이름이 붙여졌다. PRBS 발생기의 회로의 예는 그림 4와 같다.
[ 그림4. PRBS 발생기 ]
3. 실험기구 및 데이터시트
- 디지털 실험장치
- 오실로스코프(또
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2016.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 정상적으로 동작한다면 상태값이 110이나 111이 되는 경우는 없을 것이기 때문이다.
여기표로부터 플립플롭 입력에 대한 논리식을 구하는 과정은 그림 9-4(c)에 나타내었으며, 이 논리식을 이용해 설계한 회로도는 그림 9-4(d)에 나타내었
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2005.09.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
A
B
C
D
0
0
0
0
1
0
0
0
+5
1
0
0
+5
0
0
0
0
+5
+5
0
0
+5
0
0
1
0
+5
0
+5
1
0
+5
+5
0
0
0
+5
+5
+5
1
+5
0
0
0
1
+5
0
0
+5
0
+5
0
+5
0
0
+5
0
+5
+5
0
+5
+5
0
0
0
+5
+5
0
+5
1
+5
+5
+5
0
0
+5
+5
+5
+5
1
-Exclusive-OR게이트
예상한 결과가 나왔다.
입 력
출 력
A
B
Z
Z\'
0
0
1
0
0
+5
0
1
+5
0
1
0
+5
+5
1
0
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|