|
논리회로 표기
1-3) 1-bit ALU
(2) 동기
(3) 목적
(4) 연구 접근 방법
4-1) 1-bit Adder
4-2) 1-bit ALU
4-3) Subtraction 추가
4-4) 최종 ALU
2장 - 관련연구
3장 - Design
(1) 설계 단계
(2) 단계별 구현
2-1) Adder, AND, OR
2-2) Adder, And, OR,
|
- 페이지 19페이지
- 가격 2,000원
- 등록일 2009.05.11
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로
다. 자료 표현과 연산
라. 프로세서
마. 명령어와 주소 지정
바. 마이크로 오퍼레이션
사. 기억장치
아. 입·출력 제어
2. 패키지 활용
가. 데이터베이스
나. 관계형 데이터베이스 모델
다. SQL
라. 윈도우 응용 프로그램
3. PC
|
- 페이지 25페이지
- 가격 8,500원
- 등록일 2024.04.25
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로임을 확인할 수 있었고, 소스 코드를 작성 과정(동작적 모델링)을 통해 Decoder의 동작 과정을 쉽게 이해할 수 있었다. 그리고 입력에 clock을 같이 추가해줌으로써 y값이 어떻게 출력되는 지도 알아보았다. 이번 실습은 ASIC이란 분야에
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2005.10.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.93 ~ p.104
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.288 ~ p.293
④ http://blog.naver.com/jinaur?Redirect=Log&logNo=150009035765 1. 목적
2. 이론
3. 사용기기 및 부품정보
4. 실험과정 및 결
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.39 ~ p.54
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.395 ~ p.406
④ http://blog.naver.com/lunchtime82?Redirect=Log&logNo=100029386404
⑤ http://kmh.yeungnam-c.ac.kr/comIntro/mano/chapt-16.html 1. 목적
2. 이
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.55 ~ p.66
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.521~ p.526
④ http://user.chollian.net/~kimjh94/subject/junja.html
⑤ http://blog.naver.com/tekj57?Redirect=Log&logNo=130008930337 1. 목적
2. 이론
3.
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 이용한 2진 비교기 회로를 결선하고 입력 A, B에 따른 출력 X, Y, Z를 측정하라.
그림5-8 XOR 게이트 응용회로
그림5-9 2진 비교기 (Binary Comparator)
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.67 ~ p.78
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.473~ p.476
④ http://blog.naer.com/dbskffl?Redirect=Log&logNo=140010178842
⑤ http://blog.naver.com/nanyokitty?Redirect=Log&logNo=140028874871 1. 목적
2.
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.79 ~ p.92
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.462~ p.473
④ http://blog.naver.com/dbader?Redirect=Log&logNo=70009477250
⑤ http://blog.naver.com/dbskffl?Redirect=Log&logNo=140010178835 1. 목적
2. 이론
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2007.01.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털회로실험및설계 예비 보고서 #8
( Encoder, Decoder 실험 )
과 목
담당교수
제 출 일
학 번
이 름
1. 실험목표
① 인코더의 회로 구성과 동작을 실험한다.
② 디코더의 회로 구성과 동작을 실험한다.
2. 관련이론
인코더는 여러 개의 입력 중에
|
- 페이지 12페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|