|
회로의 노튼등가저항은 얼마인가? (주의 : 최대측정가능전류가 20mA 일 때, 전류계의 저항은 10Ω에 불과하였다.)
- 다음과 같은 노튼등가회로를 구성하면,
▲ 최고측정치가 2mA 일 때
▲ 최고측정치가 20mA 일 때
4. 실험 3에서 저항이 4개 있는 회
|
- 페이지 12페이지
- 가격 2,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
MICROELECTRONICS, RAZAVI, WILEY, 2008.
- FEEDBACK CONTROL OF DYNAMIC SYSTEMS, F.FRANKLIN, PEARSON PRENTICE HALL, 2010.
- 디지털 디자인, John F. Wakerly, 사이텍미디어, 2008. < 1. 목 적 >
< 2. 이 론 >
< 3. 실험 과정 및 실험 결과 예상 (시뮬레이션) >
< 4. 참 고 문 헌 >
|
- 페이지 6페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
AND gate는
입력단자의 여러가지 조합에 대하여 논리곱과 동일한 결과를 출력하는 소자. 실험2. 게이트와 부울대수 및 조합논리 회로
AND - Gate
OR - Gate
NOT - Gate
NAND - Gate
NOR - Gate
Exclusive-OR - Gate
Bool 대수란?
Bool 대수의 표기법과 그 예
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.05.02
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이 모든 과정을 통해 각 설계의 동작 원리를 체계적으로 이해하고, 회로 설계의 실제 적용 사례를 경험할 수 있을 것이다. 실습의 마지막에는 결과를 비교 분석하여 아날로그와 디지털 회로 각각의 장단점을 평가하고, 최종적으로 더 나은 설
|
- 페이지 2페이지
- 가격 3,000원
- 등록일 2025.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 공학 / 정두영 / 명진
최신 디지털 공학 실험 / David Buchla / ITC
설계 중심의 디지털 공학실험 / 우홍체, 박철형, 남세현 / 페이퍼백
ezcmm.blog.me/110165198994 - ‘부품’관한 정보 0. 개요 (프로젝트의 목적 및 필요성)
1. 설계 이론
2. 프로젝
|
- 페이지 8페이지
- 가격 4,200원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 멀티미터
1-1.1 전원설정
1-1.2 전면 판넬 기능
1-1.3 데이터 측정법
1-2 파워 서플라이
1-2.1 전면 판넬 기능
1-2.2 서플라이 사용법
2. 회로 구성법
1-1 브레드 보드
1-1.1 구성 및 도구
1-1.2 전자 회로도에 사용되
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2016.03.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리게이트 회로 구상 및 시뮬레이션을 통한 회로 구성 및 결과값 도출 - AND, OR, NOT 게이트를 이용한 회로 구성
AND, OR, NOT 게이트로 이루어진 회로.
- 시뮬레이션 결과1. Input에 의한 0, 1 대입과 그에 해당하는 Output.2. 시뮬레이션 결과
5. 고찰
위
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 공학 실험, 임해진 정도영 외 4명, 두양사, 2006년,
20장 링 시프트 카운터와 존슨 시프트 카운터
[사 이 트] 공주대학교 가상강의실 : http://princess.kongju.ac.kr/
-- 이론적 설명 부분 참조 (회로도 및 그림 부분) 이번 학기 레포트의 가장 큰 도
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2006.11.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
볼 수 있다.
7. 참고문헌
※ Microelectronic CIRCUITS, 5th, Sedra/Smith, Oxford, chap 2
※ 대학전자회로 실험, 1997년, 청문각, 이승훈외 3명 335~347p 1. 제목
2. 목적
3. 이론
4. 실험 결과 및 분석
5. 검토 및 보고 사항 (디자인 프로젝트)
6. 토의
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.09.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설 계 내 용
입 력
- CLK : 클럭입력 (100Hz)
- CLEAR : 클리어입력, 0이 되면
모든 출력이 0으로 리셋
- START_STOP : 시간증가 / 정지모드 입력
0일때 정지모드, 1일때 증가모드
출 력
- SEC_10_D : 초단위 10의
|
- 페이지 14페이지
- 가격 9,660원
- 등록일 2013.12.29
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|