• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,922건

요소 보드 회로의 기반 납 단자들을 간 연결 전선 전류가 통하도록 연결 전지 (1개) 12V 전원 330옴 저항 (6개) 세그먼트에 Vcc 연결 시 전류 양 조절 0.33/0.1uF 캐패시터 (각 1개) 12V 전압->5V 전압 변경 시 필요한 요소 (2) 사용 부품 
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2017.06.28
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
74125 IC 핀 배치도를 참조하여 4개의 게이트 중 1개를 선정하여 그림의 3상태 버퍼(tri-state buffer) 회로를 구성한다. 74125의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 1번 핀은 인에이블(enable) 단자다. 2번 핀에 입력신호를 넣고 3번 핀에
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로로 나타내어라. ④ 논리 게이트를 이용하여 회로를 구성하고 입력을 진리표와 같이 변화시키면서 출력 F의 상태를 확인하여라. 회로 결과 검토 4비트의 BCD 입력 중에서 그 수가 짝수일 때, 출력이 1이 되는 회로를 설계하여라. w x y z F
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
를 참조하여 그림과 같은 디코더 회로를 구성한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라. 여기서 인에이블 단자인 4번, 5번 핀은 접지하고, 6번 핀은 +5V의 전압을 인가한다. C B A Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 0 0 0 1 0 0
  • 페이지 5페이지
  • 가격 1,300원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다. 전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2013.10.28
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
상태를 기록하여라. E' S1 S0 D0 D1 D2 D3 Y 1 X X X X X X 0 0 0 0 0 X X X 0 0 0 0 1 X X X 1 0 0 1 X 0 X X 0 0 0 1 X 1 X X 1 0 1 0 X X 0 X 0 0 1 0 X X 1 X 1 0 1 1 X X X 0 0 0 1 1 X X X 1 1 회로 결과 시뮬레이션 74138과 7404 IC 핀 배치도를 참조하여 그림과 같은 디멀티플렉서 회로를
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
다. .XNOR 회로의 output은 equality의 input상태에서 high이다. .XOR와 XNOR gate의 output은 동일한 XOR와 XNOR input state에 대해서 반대이다. Exercise 3-2 Dynamic Response of XOR/XNOR Gate square wave input에서 XOR와 XNOR gate의 반응을 설명하라. DISCUSSION .two-input XOR또는 XNOR ga
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
에 놓이면 Q와 Q-not은 high이다. .SET와 RESET 입력에 low가 걸리면 RS flip-flop회로에서는 보수의 출력을 유발 하는 것을 금지한다. EXERCISE 5-2 D-Type Flip-Flop EXERCISE OBJECTIVE D-type flip-flop의 특징을 밝힌다. DISCUSSION .대표적인 D-type flip-flop기호는 다음과 같
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 개폐하는 역할 3-상태 버스 버퍼 - 3-상태(Tri-State) 버퍼 . 3가지의 상태 . 0의 상태, 1의상태, 고저항 상태(high-impedance state) ;* 고저항 상태: 개회로와 같은 상태로서 출력이 차단되는 상태 - 3-상태 버퍼 게이트에 대한 그림 기호 . 제어입
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
도를 참조하여 아래 회로를 구성한다. 7404, 7408, 7432의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. A와 B에 입력을 표와 같이 변화시키면서 출력 상태를 기록하여라. B A X 0 0 0 0 1 1 1 0 1 1 1 0 시뮬레이션 회로 결과 7400 IC 핀 배치도를 참
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top