• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,629건

수,토글) - DFF: SQ(t+1) 기억 값 0 0 공(항상 0) 1 1 일(항상 1) -TFF: SQ(t+1) 기억 값 0 Q(t)변화없음 1 Q(t)토글 ⑴ 조합논리회로논리 게이트(Logic Gate)들로 구성되고, 출력값이 입력값에 의해서만 결정되는 논리회로 ① 특징 입출력을 갖는 게이트의
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2012.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 여러 곳에 클록 신호를 보내는 용도에 사용 4. 순서 논리회로 플리플롭과 게이트들로 구성되고, 회로 내부에 기억 소자를 가지고 있어서 입력값과 기억소자의 상태에 따라 출력 값이 결정되는 논리회로 1) 플리플롭(Flip-Flop) 1비트의 정
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2012.03.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
정리를 이용하여 논리회로를 간소화시킬 수 있는 능력을 키운다. [기본이론] 1.부울대수 부울대수는 AND와 OR의 기본개념을 이용하여 다음과 같이 정리할 수 있다. 논리곱(AND 게이트) 논리합(OR 게이트) 부정(NOT 게이트) 0·0=0 0+0=0 1=0 0·1=0 0+1=1 0=1
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2003.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리식을 구하고, 이에 상응하는 논리적의 논리화 형태 (AND-OR)로 74LS08, 74LS32를 사용하여 그 논리회로를 구성한 뒤 표에 4변수 입력을 가한 때의 출력을 측정하여 해당란에 기입한다. 5. 참고문헌 Fundamentals of Digital Logic with Verilog Design (S.Brown, Z.V
  • 페이지 3페이지
  • 가격 6,300원
  • 등록일 2015.12.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로에서 배운 내용인 1-out-of-n code를 사용하기에 적절한 Counter인 것 같았다. 1-out-of-n code는 n 개의 비트 중 하나만 1이 되어 정보를 나타내는 코드인데, 이것이 Ring Counter와 잘 맞을거란 생각이 들었다. 논리회로실험 8. 카운터 ⅰ. 7476 J-K 플
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 반감산기를 사용한 전감산기 형성평가 반 가산기 회로도의 구성은? 전 가산기 회로도의 구성은? 반 감산기 회로도의 구성은? 전 감산기 회로도의 구성은? [논리회로 목차] 5. 해독기와 부호기 학습목표 해독기의 원리를 이해하여 활용
  • 페이지 20페이지
  • 가격 2,300원
  • 등록일 2001.03.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로표현 그림 . 트랜지스터 회로 ⑤ 그 밖의 논리회로 종류 : 버퍼(Y=A), NAND{Y=(AB)\'}, NOR{Y=(A+B)\'}, NXOR{Y=(A B)\'} 회로표현 (2) 와이어드 게이트 능동소자의 출력단자를 직접 연결하여 논리 소자의 기능을 발휘할 수 있도록 한 것 능동소자 : 기
  • 페이지 4페이지
  • 가격 1,200원
  • 등록일 2004.07.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도를 직접 연결하려니 무엇부터 해야 할지 어려워서, 실험을 할 때 완성하지 못하여 시간이 지체되었었다. 하지만 결과보고서를 쓰다 보니 7-segment와 논리 회로에 대해 전반적인 이해도를 높일 수 있었다. 우리의 일상생활은 보이는 것을
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2012.01.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 QuartusⅡ시뮬레이션 - 아래 회로 Altera De2 board 동작사진 - 위 회로 Altera De2 board 동작사진 - 아래 회로 B.Discussion 분배법칙에 의해 대수적, 논리적으로 두 회로는 이론 면에서 같음을 알고 있었기에 결과는 예상 할 수 있었다. 먼저 Pspice와 쿼
  • 페이지 22페이지
  • 가격 1,200원
  • 등록일 2008.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 뒷면 6. 결과 및 고찰 마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top