|
0
01
11
10
00
01
10
1
1
X
X
11
X
X
X
X
A+ = BCX
B+ = BC'X' + CX
C+ = X'
Z = A
위의 밀리머신과는 달리 출력값이 A의 상태에 따라서 달라진 다는 것을 알수가 있다.
논리식을 토대로 하여 회로도를 설계하면 다음과 같다.
< 0101 sequence detect Moore machine 회로도>
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2007.04.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
사용한 실험이라서 어려움이 조금 있었다.
또한 회로를 설계하는 데 있어서 논리력이 많이 요구된다는 것을 알게 되었다.
하지만 전류, 전압, 저항 사이의 관계를 이론으로만 공부하다가 직접 측정해볼 수 있어서 좋은 기회였고,
예상대로 이
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2012.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 공학실험 결과 보고서
기본논리게이트
1. NAND 게이트 회로, AND+NOT 게이트 회로
(1) NAND 게이트 회로
A
B
X
0
0
1
0
1
1
1
0
1
1
1
0
<
|
- 페이지 18페이지
- 가격 800원
- 등록일 2019.01.25
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 인버터와 매우 유사한 논리기호를 사용한다. 그러나 ,인버터와는 달리 ,버퍼는 입력의 논리레벨을 반전시키지 않는다.
입력
출력 입력
출력
입력
출력
0
0
1
1
·버퍼를 사용하는 이유는 디지털신호의 전력을 높여주기 이한것이다.
실
|
- 페이지 3페이지
- 가격 800원
- 등록일 2003.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리도
74LS164는 직렬로 데이터를 입력하고 병렬로 출력한다. 이 회로는 8개의 플립플롭을 동시에 0으로 리셋 시킬 수 있는 비동기 클리어(clear)입력이 있다. 또한 8개의 플립플롭의 출력 Q를 동시에 낼 수 있다. 나머지는 앞 절의 74LS91과 같다.
5)
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.01.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 활발하게 작동할 뿐 논리적 추리를 하는 뇌 영역은 거의 작동하지 않는다는 결과를 보여준다. 자신의 정치적·종교적 이념과 상반된 정보 앞에서 인간은 합리적이고 이성적이라기보다 비합리적이고 감정적으로 판단하게 되고, 이는
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식으로 나타내면 다음과 같다.
(A>B) = A3B3' + x3A2B2' + x3x2A1B1' + x3x2x1A0B0'
(A<B) = A3'B3 + x3A2'B2 + x3x2A1'B1 + x3x2x1A0'B0
위의 논리식을 이용해 설계한 크기 비교기 회로를 그림1에 나타내었다. 그림1에서 점선부분의 회로는 X NOR 게이트의 등가회로
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.06.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
눈으로 확인 한다. 또한 여러 법칙과 정리를 이용하여 식을 논리식을 자유자재로 다룰 수 있게 되고 회로를 간략화 하는 방법을 알 수 있다. 마지막으로 회로를 보고 간략화 하는 여러 방법을 익힐 수 있다. 1. 목적
2. 이론
3. 예비보고
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 H-파라미터가 되겠다. 그러므로 모든 파라미터를 상세히 논하는 것은 주제를 벗어난다. 각 파라미터가 회로적으로는 어떤 의미인지를 파악하는 것이 논리 순서상 첫 번째로 해야 할 숙제이며, 그 정도 수준에서 파악만 해 주면 족하다.
|
- 페이지 8페이지
- 가격 600원
- 등록일 2016.08.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
같다.
반 감산기 진리표 논리식: d=x\'y+xy\'=xy / b=x\'y
(4)전감산기(FS : full subtracter)
전감산기는 입력 변수 3자리의 뺄셈에서 차d와 빌려오는 수b를 구하는 것이다. 즉 윗자리로부터 빌려온 값을 포함하여 세 비트의 뺄셈을 할 수 있는 회로를 의미
|
- 페이지 2페이지
- 가격 9,660원
- 등록일 2014.02.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|