|
및 디지털 회로 설계 실습
-예비레포트-
10. 4-bit Adder 설계
1. 목적
2. 설계실습 계획서
전자신문.hwp…………………………………………………………………2p
<내년 디스플레이 시장 `퀀텀닷·플렉서블·옥사이드` 부상>
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2015.07.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이션과 크게 다르지 않았다. 하지만 오랜만에 오실로스코프와 브레드 보드를 다루어 보다보니 미숙한 점이 많아 실험 시간이 오래 걸렸다. 5시간의 실험시간에도 불구하고 결국 우리 조는 CS 증폭기만 설계했다. Cascode 증폭기를 하지 못한 것
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
목적
CS 증폭기와 Cascode 증폭기를 설계하고 이를 측정하여 동작 특성, 이득 및 위상 관계에 관해 알아바고, 두 증폭기의 차이점에 대하여 비교한다.
실습준비물
FET : IRF540 2개
저항
커패시터
오실로스코프 (Oscilloscope) : 1개
브레드보드 (Bread
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하여라.
≪ 표 ≫ ≪ 표 ≫ 10장 예비 레포트.hwp…………………………………5p
아날로그 및 디지털 회로 설계 실습
-예비레포트-
10. 4-bit Adder 설계
1.
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2015.07.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이 180도 차이나고 전압이득은 Cs가 100uF일때보다 1uF일 때 더 줄어드는 것을 알 수 있었다. 그러므로 여기서의 캐퍼시터는 바이패서 캐퍼시터라는 것을 확인할 수 있었다. 1. 제목
2) 공통 소오스 증폭기
2. 예비보고사항
3. PSPICE Simulat
|
- 페이지 4페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|