|
보고서에 나와 있는 진리표의 결과이다.
A0 = 0, B0 = 0, A1 = 0, B1 = 1 일 때.
A0 = 0, B0 = 1, A1 = 1, B1 = 1 일 때
A0 = 1, B0 = 0, A1 = 1, B1 = 1 일 때
A0 = 1, B0 = 1, A1 = 1, B1 = 1 일 때 (1) 실험 목적
(2) 실험 준비물
(4) 전가산기와 반가산기
(3) 예비 보고서
시뮬
|
- 페이지 8페이지
- 가격 13,860원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
예비 보고서
가산기 및 혼합기
날 짜
11/12
학 과
전자전기공학부
학 번
A515146
이 름
유재욱
실 험 조
1조
실험조원
이효문
1.제목
가산기 및 혼합기
2.목적
연산증폭기를 사 (1)예비보고서
1.제목
2.목적
3.관련이론
4.실험 준비 결과값 예
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.03.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
예비보고서』
▶학번 :
▶이름 :
▶분반 : 1 0 1
▶조 : 7 조
◐1. 실험 목적
본 실험을 통해
멀티플렉서 및 디멀티플렉서에 대해 알아본다.
멀티플렉서를 이용한 전가산기에 대해 알아본다.
멀티플렉서를 이용한 2비트 덧셈기에 대해 알아본다.
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2) NAND 게이트만을 이용하여 반가산기를 구현한다면, 필요한 게이트는 몇 개인가가?
(3) 전가산기를 구현하기 위해서 필요한 게이트의 종류와 개수는 어떻게 되는가?
5. 실험 방법:
반가산기
그림 11의 회로를 실험용 키트에서 결선하여 구성하
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
예비보고서와 실험전 시뮬레이션 결과물과 실험 결과는 일치하였고, 이론적 지식을 실제 실험을 통해 증명할 수 있었다.
실험결과, 예비보고서와 사전 시뮬레이션을 통해 얻은 결과와 비교하여 보았을 때 가산기와 감산기(Adder & Subtractor)을
|
- 페이지 4페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|