|
플립플롭의 Tplh 및 Tphl >
< 74LS74 D 플립플롭의 Tplh 및 Tphl >
(3) [그림 1] RS 래치의 이론적인 상태도를 그려라.
4. 결론
이번 설계실습 계획서를 통해 래치는 레벨 트리거(level trigger)에 의해서 동작하기 때문에 1-상태인 동안 입력의 변화를 출
|
- 페이지 5페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 입력
시뮬레이션 결과
NAND Gate를 이용한 등가회로
Exclusive OR(XOR)
시뮬레이션 결과
디코더(Decoder)
시뮬레이션 결과
엔코더(Encoder)
시뮬레이션 결과
딜레이(Delay Time)
시뮬레이션 결과
플립플롭(Flip-Flop)
RS 플립플롭
시뮬레이션 결
|
- 페이지 124페이지
- 가격 3,000원
- 등록일 2013.08.07
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털회로설계 실습”, 과학기술
[6] 박용수, “디지털 논리 설계”, 북두출판사
[7] 김정태 “디지털 이론 및 실험”, 차송 실험 1. 논리 게이트 1
1. 실험 목적 …………………………… 1
2. 기초 이론 …………………………… 1
|
- 페이지 79페이지
- 가격 12,600원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로(1) 35
실험 6. 산술논리연산회로(2) 35
1. 실험 목적 35
2. 기초 이론 35
3. 예비 보고서 41
4. 실험 기자재 및 부품 43
5. 실험 방법 및 순서 43
6. 실험 결과 44
실험 7. 플립플롭(1) 48
실험 8. 플립플롭(2) 48
1. 실험 목적 48
2. 기초
|
- 페이지 78페이지
- 가격 12,600원
- 등록일 2013.12.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
플립플롭이 그림 4 및 5의 진리표와 같이 동작함을 확인하라.
진리표와 같이 동작한다.
(6) JK 플립플롭이 그림 7의 진리표와 같이 동작함을 확인하고, PR/CLR JK 플립플롭의 회로를 그려라.
J
CLK
K
(7) 래치에 대하여 조사하고, 래치와 플립플롭의 차
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2013.07.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|