|
회로가 되고 Loading effect가 발생하지 않게 되어 발생할 수 있는 최대 전압이득을 유도할 수 있다. 위에서도 실험을 통해 분석해 본 것과 같이 RL값이 더 커지게 되면 컬렉터 저항의 합성저항은 커지게 되므로 전체 전압이득(Av)는 증가하게 된다.
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기에서 부하가 500Ω일 때 출력신호의 클리핑이 일어나지 않으면서 얻을 수 있는 출력전압은 첨두간 값으로 얼마인가?
(a) 5V (b) 7.5V (c) 10V (d) 15V
⇒ 만약 RL=500Ω이라면, rc=RC||RL=1kΩ||500Ω=333.33Ω이 되고,
IC(sat)=ICQ+VCEQ/rc=7.314mA+3.59V/333.33Ω=7.314mA
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자회로실험 P.85~93
데이터 시트 검색엔진 https://www.alldatasheet.co.kr/ 1. 실험 목표
2. 관련이론
2-1 기초 이론
2-2 소개
2-3 소자(부품) 소개
3. PSpice 시뮬레이션
3-1 시뮬레이션 준비물
3-2 시뮬레이션 과정
3-3 시뮬레이션 결과
4. 실험
4
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2022.11.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
가지며, 이는 모든 급의 동작 중 에서 가장 높은 효율이다. ○ 실험 목적과 목표
○ 회로도
○ 실험 25의 데이터
○ 실험 25의 데이터 - 오실로스코프
○ 실험 25의 데이터 - 랩 뷰
○ 실험 25의 데이터 - 부하선
○ 결과 및 결론
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2012.04.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|