• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,350건

회로를 접속한다. 2. 오실로스코프의 수직 눈금을 15V/div로 교정하고, line-trigger/sync로 조정한다. 오실로스코프를 CD 양단에 접속하고 (+)리드선을 C에, 접지 리드선을 D에 연결한 후 전원 인가 스위치를 닫는다. 3. 스크린상에 두 사이클이 나타날
  • 페이지 6페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험에서의 경향성과 동일하나 그 진폭이 훨씬 커졌다. 블리더 저항기가 추가되었을 때 회로의 전압 변동률이 좋아진다는 이론에 부합하는 결과이다. 또한 회로에 커패시터가 1개 추가되었기 때문에 전압의 첨두치가 훨씬 작아졌다. ④ 바이
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 전파정류회로 공통점고 차이점 1.일단 다이오드를 2개 이상을 사용한다는 점이 같구요 차이점은 전파의 경우 트랜스에서 탭을 따기 때문에 입력전압이 10V라면 5V 5V,양쪽으로 나뉘고 여기서 또 +/-부분중 +부분이 쓰이니까 또 절반이 되
  • 페이지 5페이지
  • 가격 1,200원
  • 등록일 2008.12.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에서 위의 값들을 구하면 동작점(Q점) 좌표; ∴ 증가 ⇒ 감소 ⇒ 증가 ⇒ 증가. ⅲ) 저항 R3,R1을 계산 ⅳ) 바이패스 커패시터 바이패스는 특정 주파수에 공진해서 그 주파수의 노이즈 성분을 그라운드로 흘리거나 특정 주파수 성분만 다음
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2006.12.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 PSPICE 회로도 브레드 보드 구성 2.3.2 실험 방법 1) 실험 회로 9-3의 회로를 구성하라. 2) 동작점 를 측정하라. 3) 입력에 크기가 10mV, 주파수가 1kHz인 사인파를 인가할 때 입력과 출력 파형을 관찰하라. 이로부터 전압 이득을 구하라. 2.3.3 실
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2015.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
100hz의 구형파, 1k저항 1uF의 커페시터를 사용하여 구성한 회로에서 커페시터에 걸리는 전압 Vout와 회로에 흐르는 전류 I를 구하여라. ① 회로 구성. - 회로는 앞의 실험에서 전원 소스를 구형파로 바꾸어 주면 된다. - 구형파 전원은 VPULSE를 사용
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2007.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
전자회로, 정용성 저, 도서출판정일, 2005 전자회로의 기초, 강중순 김상진 안기형 이재곤 공저, 북스힐, 2002 전자회로, 정민수 외 6명 공저, 복두출판사, 2006 1.실험 목적 2. 질문 1) Bipolar Junction Transistor 2) BJT 증폭기 회로 해석을 위해, 필
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2008.12.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
의 ROM이고 조합회로이므로 디지털에서 본 바와 같은 식을 세워 설계한다. 3비트 변환기를 위해서는 7개의 비교기가 필요한 것이므로 일반적으로 n 비트변환기에는 { 2}^{n-1 } 개의 비교기가 소요된다. 예를들어 최대 입력전압이 V일 때 3비트
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2004.07.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
r2) × ct 이며 타이머 정지 시간(출력=L)은 0.693 × r2 × ct로 각각 계산 할 수 있다. 둘다 r2를 포함 하지만 동작시간은 r1이 가산되기 때문에 출력이 H가 되는 시간과 L가 되는 시간의 비(Duty 비)를 1로 할 수 없으며 H< L 로 해도 할 수 없다. 위 회로
  • 페이지 7페이지
  • 가격 2,500원
  • 등록일 2004.07.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
표지 양식 년도-학기 2020 년 2학기 과목명 전자회로실험 LAB번호 제목 1 연산 증폭기 및 선형 연산 증폭기 회로 실험 일자 2020년 11 월 25 일 제출자 이름 제출자 학번 Chapter 1. 관련 이론 연산증폭기 연산 증폭기(op-amp, Operational amplifier)는 한 개의
  • 페이지 18페이지
  • 가격 1,800원
  • 등록일 2022.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top