• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 7,028건

실험 (1) SN7408로 회로를 결선하고, 1)B=0, 2)B=1, 3)B=open 상태에 대하여 진리표를 작성하라 = 5V(pin 14), GND = 0V(pin 7) (2) 4입력 AND 게이트의 진리표를 작성하라. (3) SN7432로 2입력 OR 회로 진리표를 작성하라. (4) SN7404로 회로를 구성하고 각 단자의 진리표
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 (1) <그림 7.15> 회로를 구성하라. 단, 저항은 예비과제 (1)에 있는 저항을 사용하라. (a) = 5[V], = 10[V] 일 때 저항에 흐르는 전류()를 측정하라. (b) = 5[V], = 0[V] 일 때 저항에 흐르는 전류()를 측정하라. (c) = 0[V], = 10[V] 일 때 저항에 흐르는 전
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에서 정현파 대신에 5[VPP] 50[kHz]의 펄스 파형을 인가하고, 펄스의 상승 시간과 하강 시간을 측정하라. ⇒ CH1 상승 시간 : 26.21ns, 하강 시간 : 27.14ns CH2 상승 시간 : 5.600, 하강 시간 : 5.640 ⇒ 대략적인 위상 90 고찰 ⇒ 이번 실험의 목적은 함수
  • 페이지 4페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
구할 수 있었습니다. 세 번째 실험에서는 <그림 7.17>과 같이 회로를 구성한 후 저항 값을 점점 증가시켰을 때의 전류 값과 전압 값을 알아보는 실험이었습니다. 이때 이라는 식에서 의 값이 점차 증가하여 무한대에 가까울 때 전압원의 내
  • 페이지 4페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. - 인터록 회로란 주로 기기의 보호와 조작자의 안전을 목적으로 하고 있다. 2개의 전자 릴레이 인터록 회로는 한쪽의 전자 릴레이가 동작하고 있는 사이는 상대방의 전자 릴레이 동작을 금지하기 때문에 상대동작 금지회로 라고 한다. 동작
  • 페이지 4페이지
  • 가격 1,500원
  • 등록일 2020.11.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 꾸민다. 2> DC Power supply을 이용하여 전원을 공급한다.(5V) 3> 4개의 버튼을 하나씩 눌려 Led의 불빛을 확인한다. 4> 4개의 버튼 중 두개 씩 눌려 Led의 불빛을 확인한다. ⑥ 실험 결과 - 회로도 - - SW 안 눌렀을 때의 결과 - - SW 2개를 동
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2013.02.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
관한 실험을 할 때는 큰 어려움은 없었다. 조원과 함께 미리 준비해가서 준비한대로 하였고 전압원도 1개였고 기존의 회로도에서의 측정값과 테브닌등가회로 사이에 관계를 살펴 보는 것이 이번 실험의 목적이라고 생각된다. 실험할 때 저항
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2012.11.19
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 설계에 대해 알아보는 것이다. 처음 프로젝트를 시작할 때 HBE - COMBO 장비와 VHDL이라는 언어 사용이 처음이라서 많이 힘들고 어려웠다. 특히 장비 부족으로 실험실에서 직접 장비를 돌려가며 코드를 분석하고 확인 하지 못해 실험과정이
  • 페이지 16페이지
  • 가격 5,000원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험 1-②] 그림 10.5의 로드가 있는 레지스터 회로를 VHDL로 설계하고 회로를 구성하여 출력을 확인하여 보시오. 클록의 주기를 60ns로 하시오. 우선 VHDL로 설계하면 다음과 같다. 7474 소자를 사용하여 회로를 구성하고 시뮬레이션 해보면 다음과
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 통해서 레지스터의 작동 개념을 확실히 이해할 수 있게 되었다. 로드신호가 있는 레지스터 관련 실험을 하면서, 회로를 구성하는 선이 복잡해 잘못 연결해서 그런지 결과가 잘 나오지 않았다. 선을 다시 연결해 보니 제대로 된 결과가
  • 페이지 5페이지
  • 가격 700원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top