|
게이트들을 트랜지스터로 어떻게 구현하는지 알아보시오.
② XOR 게이트를 최소의 2입력 AND, OR, NAND, NOR, NOT 등을 이용하여 구현해 보시오.
③ TTL, ECL, MOS, CMOS에 대하여 조사하시오.
④ 카르노 맵을 이용하여 진리표를 부울 대수 방정식으
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2006.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트에 전압이 걸려서 앞에서 들어온 신호를 받아 다시 logic이 작동한다.
3. 실제의 사용에서 AND, OR 게이트보다 NAND, NOR게이트가 더 많이 사용되는 이유에 대하여 조사하시오.
- 실제의 논리 회로의 설계에서는 AND나 OR보다 NAND나 NOR가 만들기
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2006.11.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험
A
B
C
X
Y
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
1
1
1
1
0
1
1
1
1
1
1
1
- RS Flip-Flop 실험 (NOR게이트 사용한 S-R래치)
S
R
Q
Qvar
0
1
0
1
0
0
0
1
1
0
1
0
1
1
0
0
0
0
X
X
- RS Flip-Flop 실험 (NAND게이트 사용한 S-R래치)
S
R
Q
Qvar
0
1
1
0
0
0
1
1
1
0
0
1
1
1
0
1
0
0
1
1
- RS
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
데이터를 디지털로 변환 시키는데 유용하다는 장점을 가진다.
참고자료
- Digital Logic Circuit Analysis and Design
- Google.com (인터넷)
- 디지털 공학 실험 기본 논리게이트
1. 목적
2. 이론
3. 실험순서
7. 예비 보고 사항
참고자료
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2010.11.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가능한 모든 논리회로는 NOR이나 NAND 만으로 표현 가능하기 때문이다. ) 부울대수의 정리
예비 보고서
1. 실험 목적
2. 기본 이론
3. 실험 방법
4. 실험 기기
5. 참고 문헌
결과 보고서
1. 결과값
2. 고찰
3. 문제
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|