• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 264건

실험결과표 (+15V ~ -15V) 입력전압[V] -15 -12 -9 -6 -3 0 3 6 9 12 15 출력전압[V] 28 25 22 19.2 16 13.8 11.4 8.6 5.8 2.6 1.4 |그림 20-25| -15V에서 +15V로 변할 때 슈미트 트리거의 입출력파형 |그림 20-25| +15V에서 -15V로 변할 때 슈미트 트리거의 입출력파형 
  • 페이지 2페이지
  • 가격 700원
  • 등록일 2010.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
2.06 [V] 출력신호 진폭 : 6.40 [V] |그림 19-11| 삼각파 입력에 대한 미분기 출력 파형 입력신호 진폭 : 1.97 [V] 출력신호 진폭 : 10.7 [V] |그림 19-12| 사인파 입력에 대한 적분기 출력 파형 입력신호 진폭 : 2 [V] 출력신호 진폭 : 15.7 [V] |그림 19-13| 구형파
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2010.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
연산증폭기 덧셈이나 미적분 등의 연산기능을 갖게 할 수 있는 고 이득의 직류 증폭기. 2개의 입력 단자에 가해진 2개의 신호차를 증폭하여 출력으로 하는 회로. Op-amp 이상적인 Op-amp의 특성 개회로 상태의 이득은 │ A v │= ∞가 된
  • 페이지 28페이지
  • 가격 3,000원
  • 등록일 2011.09.05
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
연산증폭기의 동작원리와 반전증폭기,비반전증폭기 1-1. 연산증폭기(OP-AMP)의 특징 • 차동 증폭기                    • 고이득 • 전압증폭기  ⇒단일 IC내부에서 모두 연결⇒    • 고
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2012.02.23
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
연산증폭기란? 연산증폭기란 무엇인가? 반도체 칩 위에 바이폴라트랜지스터·FET등을 배열하여 수학적연산, 증폭작용등을 가능케 하는 IC소자. 1986년 Fairchild반도체에서 ‘μA741’이라 불리는 OP-Amp를 발표 가 ·감산, 미 ·적분 등의 연산을 아
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2005.04.01
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top