|
교과목 : 전자회로 실험
REPORT
제목: 실험 5. 추가 논리 게이트
실험 6. 데이터시트 해석
실 험 일: 2013년 10월 07일 .
제 출 일: 2013년 10월 14일 .
조 : .
담당교수: 박찬웅 교수님 .
학 과: 메카트로닉스 공학과 .
학 번: .
성 명: .
5. 추가 논리 게이트
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트와 NAND 게이트를 이용하여 4*1 MUX를 설계하고 진리표를 작성한다.
4. 참고자료
1. 회로이론, 한경희외 공저, 형설출판사, 1991.2
2. 전기전자기초실험, 신정록외 공저, 한올출판사 1996.8
3. 전기회로, 최윤식외 공저, 의중당, 1996.2
4. 디지털전
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2004.07.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
NAND 게이트를 사용하여 실험 순서 2에서 구한 표현식으로부터 무효 코드 검출기를 구현하는 회로를 그려라.
= 논리 회로 간소화
- 실험목표
- 사용부품
- 이론요약
- 실험순서
- 추가조사
- 보고서 ( 데이터 및 관찰 내용, 결과및 결론 )
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2014.06.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자공작에도 PIC같은 마이크로 컴퓨터를 사용하는 추세이다. 하지만 이런 게이트 IC에서 얻은 기초상식들이 PIC같은 복잡 한 IC에서도 그대로 사용된다. 왜냐하면 이런 기능들이 많이 모인것이 결국 컴퓨터이기 때문이다. 1. 실험 목적
2.
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2008.12.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4~12장까지의 실험
(1) Figure 3.5의 Y2 논리식, 회로도, 사진, 진리표.
논리식 = B\' ∙ ( A⊕ C ) + ( ( A ⊕ C ) ⊕ D ) ∙ B
2. Figure 3.5의 Y2의 little m notation.
F = ∑m(2,3,5,6,8,9,12,15)
3. Karnaugh map과 minimize논리식
4. Minimize된 회로
|
- 페이지 18페이지
- 가격 2,500원
- 등록일 2013.04.01
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|