|
서 3V가 되고 =4일때도
마찬가지로 5V가 보여진다.
이로써 DC 전압을 걸어줌에 따라 설계자가 원하는 출력파형의 SHIFT 형태를 자유로이 나타낼수 있다.
◎결론
처을 실험에서 오실로스코프 측정을 AC로 하여 깍여진 출력파형을 얻을수가 없었다.
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2010.04.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
출력의 전체 스윙과 입력 신호의 스윙은 일치해야 한다는 사실을 명심해야 한다.
참고 문헌
클램퍼
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://mini_wor1d.blog.me/150084651944
클램핑 회로 분석
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Circuit으로 작용하기 때문에 부하에 전류가 흐르지 않음을 알 수 있었다. 예비 레포트 ‘1) 기본 OP앰프 응용회로 - (2) 종속전류 발생기’의 시뮬레이션 결과 이 4.7kΩ, 22kΩ인 경우 모두 전류-전압 그래프의 기울기가 으로 일정한 것을 알 수 있다
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.09.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 방전주기는 약 5τ이다. 순서 a의 결과를 사용하여 5τ로 설정되는 시간간격을 계산하고, b에서 계산된 T/2와 비교하라.
(계산치) 5τ= 479.5ms
d. 좋은 클램핑 작용을 위해서, 5τ가 인가신호의 T/2보다 훨씬 큰 이유는 무엇인가?
e. R을 1kΩ으로
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 사전 지식
클램퍼 회로는 입력파형의 형태는 변화 시키지 않고 입력 파형을 어떤 다른 레벨에 고정 시키는 회로이다. 클램퍼 회로는 기본적으로 다이오드, 커패시터 및 저항으로 구성되어 있다.
2. 실험 절차
1) 항복전압 (역 15V이상 -> V
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2008.12.18
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|