|
0
0
1
1
2)상태전이표
3)여기표작성
조합회로의 입력
다음상태
조합회로의 출력
현재상태
입력
Flip-flop 입력
A
B
X
A
B
JA
KA
JB
KB
1
1
0
1
1
X
0
X
0
1
1
1
1
0
X
0
X
1
1
0
0
1
0
X
0
0
X
1
0
1
0
1
X
1
1
X
0
1
0
0
1
0
X
X
0
0
1
1
0
0
0
X
X
1
0
0
0
0
0
0
X
0
X
0
0
1
1
1
1
X
1
X
4) 카르노
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2007.06.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2비트 다운 카운터를 설계하라. x=0인 경우 카운터는 변화가 없고, x=1일 때 11, 10, 01, 00, 11의 순서로 반복된다.
(a) 상태도
(b) 여기표
JA
KA
ABx
00
01
11
10
0
0
1
0
0
1
X
X
X
X
ABx
00
01
11
10
0
X
X
X
X
1
0
1
0
0
Present state
Inputs
Next state
Flip-flop inputs
A
B
x
A
B
JA
KA
JB
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2006.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
카운터
마감시 릴레이가 OFF된다. 19. 99분 다운 카운터(Down counter) 제작
1. 10진 UP/DOWN 카운터 회로
(1) 7447 IC를 이용한 7SEGMENT 구동회로
(2) Presetable UP/DOWN 카운터 74LS192
◎ 회로 및 설명
(3) UP / DOWN 카운터 IC 74LS192
2. 99분 다운카운터 회
|
- 페이지 27페이지
- 가격 3,000원
- 등록일 2010.02.22
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
카운터를 T 플립플롭을 이용하여 설계해 보았다.
본인은 Y의 입력값을 주어 0이되면 “다운“ / 1이 되면 ”업” 이 되게 설계를 해보았다.
회로를 설계후 시뮬레이션을 본후 회로가 정상동작됨을 볼 수있었다.
1_) 에서는 Y=0 일 때 0,7,6,5,4,3,2,1,
|
- 페이지 5페이지
- 가격 1,800원
- 등록일 2013.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
down counter 동작.
(2) 클락은 1HZ이기 때문에 빠른 동작으로 와 Q의 위치를 바꿔주면 다운카운터로 동작하던 0번째까지 온 상태에서 바꿔주었기 때문에 다음 상태는 1001(9)로 증가한다. U/D에 Q를 연결하면 down counter가, 를 연결하면 up counter가 동작
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|