|
회로 소자
3) 설계과정
(1) 직류해석
(2) 교류 해석
4. CAD 도구(OrCAD-SPICE)를 이용한 설계과정
1) PSICE로 설계한 회로도
2) 에미터 저항이 없는 경우 ( ≒ 0Ω)
3) 에미터 저항이 있는 경우 (Rce = 130Ω)
5. 설계의 결과 및 결론
참고문헌
|
- 페이지 12페이지
- 가격 2,300원
- 등록일 2012.05.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
적으며, 이면 이다. 소스에 출력이 있으므로 입력 전압과 동상이다.
① 전압 이득
② 입력 저항
입력 신호가 Gate에 공급되므로 입력 저항은 CS 증폭기와 같이 매우 높다.
여기에서, 이다. 1. 실험의 이론
2. 실험 결과
3. 결과 분석 및 고찰
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.08.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
공통 이미터 트랜지스터 증폭기
1) 공통 이미터 DC 바이어스
2) 공통 이미터 AC 전압이득
실험 18. 공통 베이스 및 이미터 폴로워
(공통 콜렉터)트랜지스터 증폭기
1) 공통 베이스 DC 바이어스
2) 공통 베이스 AC 전압이득
- 분석 및 고찰 -
|
- 페이지 8페이지
- 가격 5,460원
- 등록일 2012.09.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과 (시뮬레이션)
PSpice 모의실험 - CH.4 소신호 공통 이미터 증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(vin), 출력전압(vout)의 파형을 해당 표에 포함하여 시뮬레이션 결과의
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
알맞은 값이 나오게 되어 기분이 좋았다. 이번 실험 한 것을 기억하여 전자회로 이론에 접목시켜서 잘 활용하도록 하겠다. 1 In-Lab(본 실험): NI ELVIS II 사용
3 Post-Lab(실험 후 과정): 고찰 사항
4 Post-Lab(실험 후 과정): 검토 및 느낀점
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2016.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|