|
Background
◈ 카운터(counter)
(1) 비동기형 카운터
(2) 동기형 카운터
◈ 동기식 순차회로와 비동기식 순차회로
◈ 동기식 modulo-N 카운터
◈ BCD 카운터
5. Simulation
6. Experimental Results
7. analysis
8. Conclusion
9. References
|
- 페이지 26페이지
- 가격 3,000원
- 등록일 2010.11.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
카운터인 것이다.
[그림4] 는 [그림3] 의 회로에 대한 타이밍도로서, 위에서 얻은 DCBA 값을 타이밍도에 적은 것이다. 클락 펄스가 하강할 때, 즉 1 에서 0 일 될 때 동작하는 NGT 이므로 그림과 같이 그릴 수 있다.
Clock
A
B
C
D
DCBA
0000
0001
0010
0011
0100
0
|
- 페이지 3페이지
- 가격 800원
- 등록일 2007.04.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
카운터를 이용하여 주파수 분주 회로를 손쉽게 구성할 수 있으며, 또한 이러한 카운터의 Clock Pulse를 이용하여 정확한 카운터를 만들 수 있다.
- 발진 회로(NE555)를 통해서 클럭 펄스를 주입 시켰으며, 비동기식 10진 카운터(MOD-10)회로를 구성했
|
- 페이지 15페이지
- 가격 2,300원
- 등록일 2012.04.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
n 진 카운터의 설계를 할 수 있게끔 된다는 사실을 알 수 있다. n 진 카운터는 n 번째 수가 왔을때, 어디에 1이 오느냐에 따라서 NAND gate를 사용해서 CLR를 시켜주면 된다.
논리회로실험
결과보고서
실험 9
Shift Register & Ring Counter & Counter
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
J-K Flip-Flops with Preset and Clear 논리회로 실험 5. 인코더 (Encoder)
실험 1. 인코딩 - 10진 / Excess - 3 코드
실험 2. 7 segment 표시기를 갖는 BCD 카운터
논리회로실험 6. Latch & Flip Flop
(1) 예비과제 (1)에서 구한 R-S Latch를 구성한 후 출력을 측정하
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|