|
결과를 진리표로 나타내어보면 다음과 같다.
en
input(2)
input(1)
input(0)
output
0
X=don't care
X
X
0
1
1
0
0
input(4)=1
1
1
1
1
input(7)=1
1
0
1
0
input(2)=1
1
1
1
0
input(6)=1
2.1.2 구조적 모델링
source
source 설명
자료흐름시와 마찬가지로 입력값 en과 input, 출력값 output
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
실험 결과는 이론적인 결과와 같아서 매우 만족스러웠다. 입력을 바꿔줄 때마다 하나하나 출력이 바뀌는 현상을 눈으로 보면서 신기했다. 하지만 이번실험을 통해서 실험전 예비보고서 작성의 중요성과 이론숙지가 정말 중요하다는 것을
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
비교적 회로의 구현이 쉬웠다. AND, OR, NOT 소자를 이용해 4x1 MUX 회로를 구현하는 1번 실험은 전체적으로는 쉬웠지만 시간이 조금 소요되었다. 74153 소자를 이용하여 4x1 MUX 회로를 구현하는 2번 실험은 아주 간단했다. 1,2번 실험 모두 결과적으로
|
- 페이지 4페이지
- 가격 700원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디코더(복호기)
X(3)
X(2)
X(1)
X(0)
Y(1)
Y(0)
0
0
0
1
0
0
0
0
1
0
0
1
0
1
0
0
1
0
1
0
0
0
1
1
< 동작 확인 > 1. 2x4 디코더(복호기)
< 시뮬레이션 결과 >
< H/W 확인 >
< .ucf 파일 생성 >
< 동작 확인 >
2. 4x2 인코더(부호기)
< 시뮬레이션 결과 >
< H/W 확인 >
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2011.06.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
-2 인코더 설계
그림 2-1에 나타내었던 4-to-2 인코더는 어느 한 순간에 입력들
중 오직 한 입력만이 1이어야 정상적으로 동작할 수 있다는 제약
을 가지고 있다. 예를 들어 입력 D1과 D2가 동시에 1이 되면 출
력 AB=11이 되어 마치 입력 D3이 1인 것처
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|