[디지털시스템(Verilog) Memory Top & Writeback 결과보고서
본 자료는 미만의 자료로 미리보기를 제공하지 않습니다.
닫기
  • 1
  • 2
  • 3
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[디지털시스템(Verilog) Memory Top & Writeback 결과보고서에 대한 보고서 자료입니다.

목차

① Memory Top의 시뮬레이션 결과

① Memory Top의 설계
② Writeback의 설계

본문내용

1_gpr, write1_spr, write2_gpr, write2_spr의 할당이다. 참고 자료에 나와 있는 것처럼, 각각 mw_ctrl_word의 [9]bit와 [4]bit를 select bit으로 하여 알맞은 값을 선택하게 된다.
마지막은 wadd1, wadd2 값의 할당이다. assign문을 이용하여 간단하게 할당할 수 있다.
위의 두 모듈의 시뮬레이션 결과는 첫 페이지에 나타내었다.
한 가지 의문점은, 시뮬레이션 포트 리스트중 insert breakpoint를 설정해야 하는 debug_sig_stop 포트가 없었다는 점이다. 때문에 비슷한 항목인 em_sig_stop에 insert breakpoint를 설정한 다음 시뮬레이션을 진행하였는데, 이 것이 오류의 다른 원인이라는 추측 또한 가능하다.
  • 가격2,000
  • 페이지수3페이지
  • 등록일2011.10.02
  • 저작시기2011.10
  • 파일형식한글(hwp)
  • 자료번호#705368
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니