목차
① 드레인 특성
② 소스 공통 증폭기
② 소스 공통 증폭기
본문내용
공통 증폭기의 실제 실험 회로와 시뮬레이션 결과이다.
시뮬레이션에서는 Vin > Vout 으로 AV가 1보다 작은 결과가 도출되었는데, 결론부터 언급하자면 시뮬레이션의 오류이다. 실제 실험에서는 AV가 1 이상이 되도록 나왔고, 회로가 증폭기 회로임을 감안하면 이 결과가 옳다.
Vin(Vpp)
Vout(Vpp)
VGS, V
VDS, V
이득
100m
476m
29.2m
14.7m
4.76
왼쪽 오실로스코프 화면은 Vin과 Vout의 파형을 나타낸다. 채널1(노란색)이 Vin, 채널2(푸른색)이 Vout이다.
따라서 이 회로는 입력 신호가 반전, 증폭되는 반전 증폭기로 동작함을 알 수 있다.
첨두치는 입력이 100mVpp, 출력이 476mVpp이다. 따라서 이득 AV는 476/100 = 4.76이 된다.
시뮬레이션에서는 Vin > Vout 으로 AV가 1보다 작은 결과가 도출되었는데, 결론부터 언급하자면 시뮬레이션의 오류이다. 실제 실험에서는 AV가 1 이상이 되도록 나왔고, 회로가 증폭기 회로임을 감안하면 이 결과가 옳다.
Vin(Vpp)
Vout(Vpp)
VGS, V
VDS, V
이득
100m
476m
29.2m
14.7m
4.76
왼쪽 오실로스코프 화면은 Vin과 Vout의 파형을 나타낸다. 채널1(노란색)이 Vin, 채널2(푸른색)이 Vout이다.
따라서 이 회로는 입력 신호가 반전, 증폭되는 반전 증폭기로 동작함을 알 수 있다.
첨두치는 입력이 100mVpp, 출력이 476mVpp이다. 따라서 이득 AV는 476/100 = 4.76이 된다.
소개글